Výsledky vyhledávání

  1. 1.
    0411508 - ÚTIA 2010 RIV GR eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Schier, Jan - Šůcha, P. - Hanzálek, Z.
    Optimization of finite interval CMA implementation for FPGA.
    [Optimalizace FPGA implementace FI-CMA algoritmu.]
    0-7803-9334-1. In: Proceedings of the IEEE Workshop on Signal Processing Systems. SiPS 2005. Athens: IEEE, 2005, s. 1-6. ISBN 0-7803-9333-3.
    [SiPS 2005. IEEE Workshop on Signal Processing Systems. Athens (GR), 02.11.2005-04.11.2005]
    Grant CEP: GA AV ČR 1ET300750402; GA MŠMT 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: CMA * FPGA * logarithmic arithmetic * cyclic scheduling
    Kód oboru RIV: BD - Teorie informace
    Trvalý link: http://hdl.handle.net/11104/0131588
     
     
  2. 2.
    0411209 - UTIA-B 20030196 RIV CZ eng E - Elektronický dokument
    Tichý, Milan
    HSLA Version 4.0.0a Demo. (Program).
    [program]. - Praha: ÚTIA AV ČR, 2003, 15.5 MB
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: logarithmic arithmetic * FPGA * Matla/Simulink
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131295
     
     
  3. 3.
    0411206 - UTIA-B 20030193 RIV CZ eng E - Elektronický dokument
    Tichý, Milan
    HSLA Version 3.0.0 Evaluation Package. (Program).
    [program]. - Praha: ÚTIA AV ČR, 2003, 8.6 MB
    Grant ostatní: IST(XE) 2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: logarithmic arithmetic * FPGA * Matlab/Simulink
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131292
     
     
  4. 4.
    0411202 - UTIA-B 20030189 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Schier, Jan - Líčko, Miroslav - Heřmánek, Antonín - Tichý, Milan
    Logarithmic arithmetic for real data types and support for Matlab/Simulink based rapid-FPGA-prototyping.
    Los Alamitos: IEEE Computer Society Press, 2003. ISBN 0-7695-1926-1. In: Proceedings of the International Parallel and Distributed Processing Symposium. IPDPS 2003. - (Werner, B.), s. 1-6
    [IEEE IPDPS 2003. Nice (FR), 22.04.2003-26.04.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: high speed logarithmic arithmetic * Matlab/Simulink * rapid prototyping
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131288
     
     
  5. 5.
    0411123 - UTIA-B 20030110 RIV ES eng C - Konferenční příspěvek (zahraniční konf.)
    Schier, Jan - Kadlec, Jiří
    Using logarithmic arithmetic for FPGA implementation of the Givens rotations.
    Vigo: Universidade de Vigo, 2003. ISBN 84-8158-248-4. In: Proceedings of the Sixth Baiona Workshop on Signal Processing in Communications. - (Mosquera, C.; Perez-Gonzales, F.), s. 199-204
    [Baiona Workshop on Signal Processing Communications /6./. Baiona (ES), 08.09.2003-10.09.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: EU IST(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: FPGA * logarithmic arithmetic * Givens rotations
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131210
     
     
  6. 6.
    0411097 - UTIA-B 20030084 CZ eng V - Výzkumná zpráva
    Tichý, Milan
    HSLA Package version 3.0.0. Matlab HSLA Toolbox 32- and 19-bit TWIN LNS ALU.
    Praha: ÚTIA AV ČR, 2003. 35 s. Research Report, 2086.
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: Matlab * high speed logarithmic arithmetic * LNS
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131184
     
     
  7. 7.
    0410975 - UTIA-B 20020189 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Líčko, M.
    Utilization of the HSLA toolbox for the FPGA prototyping.
    Praha: VŠCHT, 2002. ISBN 80-7080-500-5. In: MATLAB 2002. Sborník příspěvků 10. ročníku konference., s. 462-468
    [MATLAB 2002. Praha (CZ), 07.11.2002]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: design flow for DSP algorithms * high-speed logarithmic arithmetic
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131062
     
     
  8. 8.
    0410916 - UTIA-B 20020130 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Albu, F. - Kadlec, Jiří - Coleman, N. - Fagan, A.
    Pipelined implementations of the A Priory Error-Feedback LSL algorithm using logarithmic arithmetic.
    Orlando: IEEE, 2002. ISBN 0-7803-7403-7. In: Proceedings of the IEEE International Conference on Acoustics, Speech and Signal Processing., s. 2681-2684
    [ICASSP 2002. Orlando (US), 13.05.2002-17.05.2002]
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: LNS, DSP, FPGA * floating-point * logarithmic arithmetic
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131003
     
     
  9. 9.
    0410837 - UTIA-B 20020051 RIV GB eng J - Článek v odborném periodiku
    Kadlec, Jiří - Matoušek, Rudolf - Heřmánek, Antonín - Líčko, Miroslav - Tichý, Milan
    Lattice for FPGAs using logarithmic arithmetic.
    Electronic Engineering. Roč. 74, č. 906 (2002), s. 53-56. ISSN 0013-4902
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: lattice Rls algorithm * FPGA * logarithmic arithmetic
    Kód oboru RIV: JC - Počítačový hardware a software
    Impakt faktor: 0.039, rok: 2002
    Trvalý link: http://hdl.handle.net/11104/0130924
     
     
  10. 10.
    0410795 - UTIA-B 20020009 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Kadlec, Jiří - Tichý, Milan - Heřmánek, Antonín - Pohl, Z. - Líčko, M.
    Matlab Toolbox for high-level bit-exact emulation of HandelC VHDL FPGA designs.
    Los Alamitos: IEEE, 2002. ISBN 0-7695-1471-5. In: Design, Automation and Test in Europe DATE˙02. - (Sciuto, D.; Kloos, C.), s. 264
    [Design, Automation and Test in Europe DATE˙02. Paris (FR), 04.03.2002-08.03.2002]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: logarithmic arithmetic * matlab toolbox * FPGA cores
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130882
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.