Výsledky vyhledávání

  1. 1.
    0339887 - ÚTIA 2010 RIV CZ eng L - Prototyp, funkční vzorek
    Kuneš, Michal - Heřmánek, Antonín - Tichý, Milan
    Reducing Power Measurements of UTIA DSP platform by Cloack-Gating Technique, Report on Experimental Results.
    Interní kód: záznam výsledku experimentu ; 2009
    Technické parametry: technicka dokumentace k experimentu
    Ekonomické parametry: snížení spotřeby DSP platformy
    Grant CEP: GA MŠMT 7H09005
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: Reducing Power * UTIA DSP platform * Cloack-Gating Technique * FPGA
    Kód oboru RIV: BC - Teorie a systémy řízení
    Trvalý link: http://hdl.handle.net/11104/0183279
     
     
  2. 2.
    0090730 - ÚTIA 2008 RIV CZ cze L - Prototyp, funkční vzorek
    Kvasnička, M. - Heřmánek, Antonín - Kuneš, Michal
    Akcelerátor výpočetu věrohodnostní funkce pro systémy pasivní radiolokace.
    [Accelerator for Cross Ambiguity Function for modern Passive Coherent Locator Systems.]
    Interní kód: CAF ; 2007
    Technické parametry: funkční vzorek
    Ekonomické parametry: ověřovací funkční vzorek akceleratoru FPGA
    Grant CEP: GA MŠMT(CZ) 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: accelerator FPGA * cross ambiguity function * passive coherent location
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0151521
     
     


  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.