Výsledky vyhledávání

  1. 1.
    0411202 - UTIA-B 20030189 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Schier, Jan - Líčko, Miroslav - Heřmánek, Antonín - Tichý, Milan
    Logarithmic arithmetic for real data types and support for Matlab/Simulink based rapid-FPGA-prototyping.
    Los Alamitos: IEEE Computer Society Press, 2003. ISBN 0-7695-1926-1. In: Proceedings of the International Parallel and Distributed Processing Symposium. IPDPS 2003. - (Werner, B.), s. 1-6
    [IEEE IPDPS 2003. Nice (FR), 22.04.2003-26.04.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: high speed logarithmic arithmetic * Matlab/Simulink * rapid prototyping
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131288
     
     
  2. 2.
    0411121 - UTIA-B 20030108 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Schier, Jan - Tichý, Milan - Kühl, M.
    MATLAB/Simulink based methodology for rapid-FPGA-prototyping.
    Berlin: Springer, 2003. Lecture Notes in Computer Science., 2778. ISBN 3-540-40822-3. In: Field-Programmable Logic and Applications. Proceedings of the 13th International Conference. - (Cheung, P.; Constantinides, G.; de Sousa, J.), s. 984-987
    [Field-Programmable Logic and Applications /13./. Lisabon (PT), 01.09.2003-03.09.2003]
    Grant CEP: GA MŠMT KONTAKT CZE01/019; GA MŠMT LN00B096
    Grant ostatní: IST(XE) 2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: Matlab * Simulink * FPGA
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131208
     
     
  3. 3.
    0411039 - UTIA-B 20030026 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Matoušek, Rudolf - Kadlec, Jiří - Tichý, Milan - Líčko, M.
    Lattice adaptive filter implementation for FPGA.
    Monterey: ACM, 2003. ISBN 1-58113-651-X. In: FPGA 2003 ACM/SIGDA Eleventh ACM International Symposium on Field-Programmable Gate Arrays., s. 246
    [FPGA 2003. Monterey (US), 23.02.2003-25.02.2003]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: lattice adaptive filter * FPGA
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131126
     
     
  4. 4.
    0410974 - UTIA-B 20020188 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Métais, B. - Tichý, Milan - Matoušek, Rudolf
    Extension for Xilinx System Generator - logarithmic arithmetic blockset.
    Praha: VŠCHT, 2002. ISBN 80-7080-500-5. In: MATLAB 2002. Sborník příspěvků 10. ročníku konference., s. 280-284
    [MATLAB 2002. Praha (CZ), 07.11.2002]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: Xilinx System Generator * field programmable gate arrays * MATLAB/Simulink
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131061
     
     
  5. 5.
    0410867 - UTIA-B 20020081 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
    Matoušek, Rudolf - Tichý, Milan - Pohl, Zdeněk - Kadlec, Jiří - Softley, C.
    Logarithmic number system and floating-point arithmetics on FPGA.
    Berlin: Springer, 2002. Lecture Notes in Computer Science., 2438. ISBN 3-540-44108-5. In: Field-Programmable Logic and Applications: Reconfigurable Computing Is Going Mainstream. - (Glesner, M.; Zipf, P.; Renovell, M.), s. 627-636
    [International Conference FPL 2002 /12./. Montpellier (FR), 02.09.2002-04.09.2002]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: LNS, DSP, QRD * FPGA, HSLA, FPU
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130954
     
     
  6. 6.
    0410866 - UTIA-B 20020080 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Tichý, Milan - Heřmánek, Antonín - Matoušek, Rudolf - Pohl, Zdeněk
    Prototyping of DSP algorithms on FPGA.
    Praha: FEL ČVUT, 2002. In: POSTER 2002., s. 2
    [International Student Conference on Electrical Engineering /6./. Praha (CZ), 23.05.2002]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: DSP * FPGA * floating-point
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130953
     
     
  7. 7.
    0410795 - UTIA-B 20020009 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Kadlec, Jiří - Tichý, Milan - Heřmánek, Antonín - Pohl, Z. - Líčko, M.
    Matlab Toolbox for high-level bit-exact emulation of HandelC VHDL FPGA designs.
    Los Alamitos: IEEE, 2002. ISBN 0-7695-1471-5. In: Design, Automation and Test in Europe DATE˙02. - (Sciuto, D.; Kloos, C.), s. 264
    [Design, Automation and Test in Europe DATE˙02. Paris (FR), 04.03.2002-08.03.2002]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: logarithmic arithmetic * matlab toolbox * FPGA cores
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130882
     
     
  8. 8.
    0410794 - UTIA-B 20020008 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Matoušek, R. - Pohl, Z. - Kadlec, Jiří - Tichý, Milan - Heřmánek, Antonín
    Logarithmic arithmetic core based RLS LATTICE implementation.
    Los Alamitos: IEEE, 2002. ISBN 0-7695-1471-5. In: Design, Automation and Test in Europe DATE 02. - (Sciuto, D.; Kloos, C.), s. 271
    [Design, Automation and Test in Europe DATE 02. Paris (FR), 04.03.2002-08.03.2002]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: logaritmic arithmetic core * FPGA * LNS
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130881
     
     
  9. 9.
    0410577 - UTIA-B 20010046 RIV AT eng C - Konferenční příspěvek (zahraniční konf.)
    Tichý, Milan - Kovář, Bohumil
    Parallel factorised algorithms for mixture estimation.
    Wien: Springer, 2001. ISBN 3-211-83651-9. In: Artificial Neural Nets and Genetic Algorithms. Proceedings. - (Kůrková, V.; Neruda, R.; Kárný, M.; Steele, M.), s. 410-413
    [International Conference on Artificial Neural Networks and Genetic Algorithms /5./. Praha (CZ), 22.04.2001-25.04.2001]
    Grant CEP: GA ČR GA102/99/1564
    Grant ostatní: IST(XE) 1999/12058
    Výzkumný záměr: AV0Z1075907
    Klíčová slova: data mining
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130666
     
     
  10. 10.
    0382326 - ÚTIA 2013 RIV NL eng C - Konferenční příspěvek (zahraniční konf.)
    Van Tol, M. W. - Pohl, Zdeněk - Tichý, Milan
    A Framework for Self-adaptive Collaborative Computing on Reconfigurable Platforms.
    Advances in Parallel Computing. Amsterdam: IOS Press BV, 2012, s. 579-586. ISBN 978-1-61499-040-6.
    [International Conference on Parallel Computing. Ghent (BE), 30.08.2011-02.09.2011]
    GRANT EU: European Commission(XE) 027611 - AETHER
    Program: FP6
    Institucionální podpora: RVO:67985556
    Klíčová slova: distributed systems * collaborative computing * resource management * heterogeneous systems * adaptive systems * SVP * MicroBlaze * FPGA
    Kód oboru RIV: IN - Informatika
    http://library.utia.cas.cz/separaty/2012/ZS/pohl-0382326.pdf
    Trvalý link: http://hdl.handle.net/11104/0212577
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.