Výsledky vyhledávání
- 1.0411001 - UTIA-B 20020215 CZ eng V - Výzkumná zpráva
Líčko, Miroslav - Schier, Jan - Pohl, Zdeněk - Kadlec, Jiří - Tichý, Milan - Matoušek, Rudolf - Heřmánek, Antonín
Logarithmic Arithmetic for Real Data Types and Support for MATLAB/SIMULINK Based Rapid-FPGA-Prototyping.
Praha: ÚTIA AV ČR, 2002. 7 s. Research Report, 2069.
Grant CEP: GA MŠMT LN00B096
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: rapid prototyping for FPGA * MATLAB/Simulink
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131088 - 2.0410736 - UTIA-B 20010205 CZ eng V - Výzkumná zpráva
Coleman, J. N. - Kadlec, Jiří - Matoušek, Rudolf - Pohl, Zdeněk - Heřmánek, Antonín
The European Logarithmic Microprocessor - a QRD RLS Applications.
Praha: ÚTIA AV ČR, 2001. 9 s. Research Report, 2038.
Grant CEP: GA MŠMT LN00B096
Grant ostatní: ESPRIT(XE) HSLA 33544
Výzkumný záměr: AV0Z1075907
Klíčová slova: logarithmic number system * digital signal processing
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0130824 - 3.0106372 - UTIA-B 20040184 CZ eng V - Výzkumná zpráva
Pohl, Zdeněk - Heřmánek, Antonín
ADPCM IP Cores.
Praha: ÚTIA AV ČR, 2004. 4 s. Research Report, 2109.
Grant CEP: GA MŠMT LN00B096
Grant ostatní: RECONF2(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: FPGA * dynamic reconfiguration * embedded HW
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0013554 - 4.0106371 - UTIA-B 20040183 CZ eng V - Výzkumná zpráva
Pohl, Zdeněk - Heřmánek, Antonín
ADPCM Demo.
Praha: ÚTIA AV ČR, 2004. 4 s. Research Report, 2108.
Grant CEP: GA MŠMT LN00B096
Grant ostatní: RECONF2(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: FPGA * dynamic reconfiguration * embedded HW
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0013553