Výsledky vyhledávání
- 1.0479509 - ÚTIA 2018 RIV CH eng C - Konferenční příspěvek (zahraniční konf.)
Isakovic, H. - Grosu, R. - Ratasich, D. - Kadlec, Jiří - Pohl, Zdeněk - Kerrison, S. … celkem 15 autorů
A Survey of Hardware Technologies for Mixed-Critical Integration Explored in the Project EMC2.
Computer Safety, Reliability, and Security : SAFECOMP 2017 Workshops, ASSURE, DECSoS, SASSUR, TELERISE, and TIPS. Cham: Springer, 2017 - (Tonetta, S.; Schoitsch, E.; Bitsch, F.), s. 127-140. Lecture Notes in Computer Science, 10489. ISBN 978-3-319-66283-1. ISSN 0302-9743.
[SAFECOMP 2017 International Conference on Computer Safety, Reliability, and Security. Trento (IT), 12.09.2017-15.09.2017]
Grant CEP: GA MŠMT(BE) 7H14005
Klíčová slova: asymmetric multiprocessing * Network-on-Chip * Time-of-Flight sensor * multi-core architectures
Obor OECD: Computer hardware and architecture
http://library.utia.cas.cz/separaty/2017/ZS/kadlec-0479509.pdf
Trvalý link: http://hdl.handle.net/11104/0276750 - 2.0411373 - UTIA-B 20050103 RIV BE eng C - Konferenční příspěvek (zahraniční konf.)
Daněk, Martin - Heřmánek, Antonín - Honzík, Petr - Kadlec, Jiří - Matoušek, Rudolf - Pohl, Zdeněk
GIN - notetaker for blind people: An example of using dynamic reconfiguration of FPGAs.
[GIN - záznamník pro slepce: Příklad využití dynamické rekonfigurace na FPGA.]
Ghent: HiPEAC Network of Excellence, 2005. ISBN 90-382-0802-2. In: ACACES 2005. Advanced Computer Architecture and Compilation for Embedded Systems. - (Bosschere, K.), s. 15-18
[ACACES 2005. L'Aquila (IT), 26.07.2005]
Grant CEP: GA MŠMT 1M0567
Grant ostatní: Commission EC(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z10750506
Klíčová slova: dynamic reconfiguration * FPGA * HW/SW codesign
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131455 - 3.0411202 - UTIA-B 20030189 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
Pohl, Zdeněk - Schier, Jan - Líčko, Miroslav - Heřmánek, Antonín - Tichý, Milan
Logarithmic arithmetic for real data types and support for Matlab/Simulink based rapid-FPGA-prototyping.
Los Alamitos: IEEE Computer Society Press, 2003. ISBN 0-7695-1926-1. In: Proceedings of the International Parallel and Distributed Processing Symposium. IPDPS 2003. - (Werner, B.), s. 1-6
[IEEE IPDPS 2003. Nice (FR), 22.04.2003-26.04.2003]
Grant CEP: GA MŠMT LN00B096
Grant ostatní: Commission EC(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: high speed logarithmic arithmetic * Matlab/Simulink * rapid prototyping
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131288 - 4.0411173 - UTIA-B 20030160 RIV GB eng C - Konferenční příspěvek (zahraniční konf.)
Matoušek, Rudolf - Pohl, Zdeněk - Daněk, Martin - Kadlec, Jiří
Dynamic reconfiguration of Atmel FPGAs.
Southampton: University of Southampton, 2003. In: UK ACM SIGDA 3rd Workshop on Electronic Design Automation. - (Hettiaratchi, S.), s. 1-4
[UK ACM SIGDA Workshop on Electronic Design Automation /3./. Southampton (GB), 11.09.2003-12.09.2003]
Grant ostatní: Commission EC(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: dynamic reconfiguration * FPGA * Virtex-VHDL
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131259 - 5.0411124 - UTIA-B 20030111 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
Matoušek, Rudolf - Pohl, Zdeněk - Daněk, Martin - Kadlec, Jiří
Dynamic reconfiguration of FPGAs.
Prague: Czech Technical University, 2003. ISBN 80-86645-05-3. In: Recent Trends in Multimedia Information Processing. Proceedings. - (Šimák, B.; Zahradník, P.), s. 288-291
[International Workshop on Systems, Signals and Image Processing /10./. Praha (CZ), 10.09.2003-11.09.2003]
Grant ostatní: EU IST(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: dynamic reconfiguration * FPGA * CAD
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131211 - 6.0411120 - UTIA-B 20030107 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
Heřmánek, Antonín - Pohl, Zdeněk - Kadlec, Jiří
FPGA implementation of the adaptive lattice filter.
Berlin: Springer, 2003. Lecture Notes in Computer Science., 2778. ISBN 3-540-40822-3. In: Field-Programmable Logic and Applications. Proceedings of the 13th International Conference. - (Cheung, P.; Constantinides, G.; de Sousa, J.), s. 1095-1098
[Field Programmable Logic and Applications /13./. Lisabon (PT), 01.09.2003-03.09.2003]
Grant CEP: GA MŠMT LN00B096
Grant ostatní: EU IST(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: FPGA * logarithmic numbering system * floating-point signal processor
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131207 - 7.0411119 - UTIA-B 20030106 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
Matoušek, Rudolf - Daněk, Martin - Pohl, Zdeněk - Kadlec, Jiří
Dynamic runtime partial reconfiguration in FPGA.
Liberec: Technical University, 2003. ISBN 80-7083-708-X. In: ECMS 2003. 6th International Workshop on Electronics, Control, Measurement and Signals. - (Nouza, J.; Drábková, J.), s. 294-298
[ECMS 2003 /6./. Liberec (CZ), 02.06.2003-04.06.2003]
Grant ostatní: EU IST(XE) IST-2001-34016
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: FPGA * runtine dynamic reconfiguration * VHDL
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131206 - 8.0411039 - UTIA-B 20030026 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
Pohl, Zdeněk - Matoušek, Rudolf - Kadlec, Jiří - Tichý, Milan - Líčko, M.
Lattice adaptive filter implementation for FPGA.
Monterey: ACM, 2003. ISBN 1-58113-651-X. In: FPGA 2003 ACM/SIGDA Eleventh ACM International Symposium on Field-Programmable Gate Arrays., s. 246
[FPGA 2003. Monterey (US), 23.02.2003-25.02.2003]
Grant CEP: GA MŠMT LN00B096
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: lattice adaptive filter * FPGA
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131126 - 9.0410975 - UTIA-B 20020189 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
Pohl, Zdeněk - Líčko, M.
Utilization of the HSLA toolbox for the FPGA prototyping.
Praha: VŠCHT, 2002. ISBN 80-7080-500-5. In: MATLAB 2002. Sborník příspěvků 10. ročníku konference., s. 462-468
[MATLAB 2002. Praha (CZ), 07.11.2002]
Grant CEP: GA MŠMT LN00B096
Grant ostatní: ESPRIT(XE) 33544
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: design flow for DSP algorithms * high-speed logarithmic arithmetic
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0131062 - 10.0410867 - UTIA-B 20020081 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
Matoušek, Rudolf - Tichý, Milan - Pohl, Zdeněk - Kadlec, Jiří - Softley, C.
Logarithmic number system and floating-point arithmetics on FPGA.
Berlin: Springer, 2002. Lecture Notes in Computer Science., 2438. ISBN 3-540-44108-5. In: Field-Programmable Logic and Applications: Reconfigurable Computing Is Going Mainstream. - (Glesner, M.; Zipf, P.; Renovell, M.), s. 627-636
[International Conference FPL 2002 /12./. Montpellier (FR), 02.09.2002-04.09.2002]
Grant CEP: GA MŠMT LN00B096
Grant ostatní: ESPRIT(XE) 33544
Výzkumný záměr: CEZ:AV0Z1075907
Klíčová slova: LNS, DSP, QRD * FPGA, HSLA, FPU
Kód oboru RIV: JC - Počítačový hardware a software
Trvalý link: http://hdl.handle.net/11104/0130954