Výsledky vyhledávání

  1. 1.
    0081306 - ÚTIA 2007 RIV CZ cze E - Elektronický dokument
    Heřmánek, Antonín - Dušek, J. - Kloub, Jan
    Demonstrátor Reed-Solomonova kodéru a dekodéru s ethernetovým rozhraním implentovaný v FPGA.
    [FPGA implementation of demonstrator of Reed-Solomon encoder and decoder with ethernet interface.]
    [program]. - Praha: ÚTIA AV ČR, 2007, 16,5 MB
    Grant CEP: GA AV ČR 1ET100750408
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * Reed-Solomon encoder * Reed-Solomon decoder * PicoBlaze processor
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0145221
     
     
  2. 2.
    0079829 - ÚTIA 2007 RIV CZ cze E - Elektronický dokument
    Mazanec, Tomáš - Heřmánek, Antonín
    Simulátor fyzické vrstvy ADSL modemu.
    [Simulator of physical layer of ADSL modem.]
    [program]. - Praha: ÚTIA AV ČR, 2007, 1,12 MB
    Grant CEP: GA AV ČR 1ET300750402
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: ADSL * simulation * signal processing
    Kód oboru RIV: BC - Teorie a systémy řízení
    Trvalý link: http://hdl.handle.net/11104/0144376
     
     
  3. 3.
    0079768 - ÚTIA 2007 RIV CZ cze E - Elektronický dokument
    Heřmánek, Antonín - Dušek, J.
    Reed Solomonův kodér a dekodér pro FPGA.
    [Reed Solomon coder and decoder for FPGA.]
    [program]. - Praha: ÚTIA AV ČR, 2007, 12,8 MB
    Grant CEP: GA AV ČR 1ET100750408
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * RS coder * Handel C
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0144339
     
     
  4. 4.
    0079564 - ÚTIA 2007 RIV CZ cze E - Elektronický dokument
    Mazanec, Tomáš - Heřmánek, Antonín
    Simulace ADSL downstream přenosu Webová aplikace.
    [Simulation of ADSL downstream data transmitting (Web application).]
    [program]. - Praha: ÚTIA AV ČR, 2007, 764 kB
    Grant CEP: GA AV ČR 1ET300750402
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: ADSL * TEQ
    Kód oboru RIV: BC - Teorie a systémy řízení
    Trvalý link: http://hdl.handle.net/11104/0144231
     
     
  5. 5.
    0079563 - ÚTIA 2007 RIV CZ cze E - Elektronický dokument
    Kvasnička, M. - Heřmánek, Antonín - Kuneš, Michal
    Implementace akcelerátoru pro výpočet pro výpočet věrohodnostní funkce.
    [Implementation of accelerator for computation of the cross ambiguity function (CAF).]
    [program]. - Praha: ÚTIA AV ČR, 2007, 10,4 MB
    Grant CEP: GA MŠMT(CZ) 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * CAF * PCL systems
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0144230
     
     


  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.