Výsledky vyhledávání

  1. 1.
    0411508 - ÚTIA 2010 RIV GR eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Schier, Jan - Šůcha, P. - Hanzálek, Z.
    Optimization of finite interval CMA implementation for FPGA.
    [Optimalizace FPGA implementace FI-CMA algoritmu.]
    0-7803-9334-1. In: Proceedings of the IEEE Workshop on Signal Processing Systems. SiPS 2005. Athens: IEEE, 2005, s. 1-6. ISBN 0-7803-9333-3.
    [SiPS 2005. IEEE Workshop on Signal Processing Systems. Athens (GR), 02.11.2005-04.11.2005]
    Grant CEP: GA AV ČR 1ET300750402; GA MŠMT 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: CMA * FPGA * logarithmic arithmetic * cyclic scheduling
    Kód oboru RIV: BD - Teorie informace
    Trvalý link: http://hdl.handle.net/11104/0131588
     
     
  2. 2.
    0411373 - UTIA-B 20050103 RIV BE eng C - Konferenční příspěvek (zahraniční konf.)
    Daněk, Martin - Heřmánek, Antonín - Honzík, Petr - Kadlec, Jiří - Matoušek, Rudolf - Pohl, Zdeněk
    GIN - notetaker for blind people: An example of using dynamic reconfiguration of FPGAs.
    [GIN - záznamník pro slepce: Příklad využití dynamické rekonfigurace na FPGA.]
    Ghent: HiPEAC Network of Excellence, 2005. ISBN 90-382-0802-2. In: ACACES 2005. Advanced Computer Architecture and Compilation for Embedded Systems. - (Bosschere, K.), s. 15-18
    [ACACES 2005. L'Aquila (IT), 26.07.2005]
    Grant CEP: GA MŠMT 1M0567
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: dynamic reconfiguration * FPGA * HW/SW codesign
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131455
     
     
  3. 3.
    0411312 - ÚTIA 2010 RIV BE eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Schier, Jan
    FPGA implementation of Finite Interval CMA.
    [FPGA implementace FI-CMA algoritmu.]
    Antverpy: IEEE, 2005. In: Proceedings of the first annual IEEE BENELUX/DSP Valley Signal Processing Symposium. SPS-DARTS 2005. Antverpy: IEEE, 2005, s. 97-100. ISBN 0-7803-9333-3.
    [SPS-DARTS 2005 Signal Processing Symposium /1./. Antverpy (BE), 19.04.2005-20.04.2005]
    Grant CEP: GA AV ČR 1ET300750402
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: CMA algorithm * FPGA * data matrix
    Kód oboru RIV: JA - Elektronika a optoelektronika, elektrotechnika
    Trvalý link: http://hdl.handle.net/11104/0131395
     
     
  4. 4.
    0411202 - UTIA-B 20030189 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Schier, Jan - Líčko, Miroslav - Heřmánek, Antonín - Tichý, Milan
    Logarithmic arithmetic for real data types and support for Matlab/Simulink based rapid-FPGA-prototyping.
    Los Alamitos: IEEE Computer Society Press, 2003. ISBN 0-7695-1926-1. In: Proceedings of the International Parallel and Distributed Processing Symposium. IPDPS 2003. - (Werner, B.), s. 1-6
    [IEEE IPDPS 2003. Nice (FR), 22.04.2003-26.04.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: high speed logarithmic arithmetic * Matlab/Simulink * rapid prototyping
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131288
     
     
  5. 5.
    0411133 - UTIA-B 20030120 RIV SK eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Regalia, P.
    Comparison of two recursive constant modulus algorithms.
    Bratislava: Slovak University of Technology, 2003. ISBN 80-227-1939-0. In: Proceedings of the 4th Electronic Circuits and Systems Conference. - (Butaš, J.; Stopjaková, V.), s. 159-162
    [International Conference on Electronic Circuits and Systems. /4./. Bratislava (SK), 11.09.2003-12.09.2003]
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: blind equalization * constant modulus algorithm
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131220
     
     
  6. 6.
    0411120 - UTIA-B 20030107 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Pohl, Zdeněk - Kadlec, Jiří
    FPGA implementation of the adaptive lattice filter.
    Berlin: Springer, 2003. Lecture Notes in Computer Science., 2778. ISBN 3-540-40822-3. In: Field-Programmable Logic and Applications. Proceedings of the 13th International Conference. - (Cheung, P.; Constantinides, G.; de Sousa, J.), s. 1095-1098
    [Field Programmable Logic and Applications /13./. Lisabon (PT), 01.09.2003-03.09.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: EU IST(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: FPGA * logarithmic numbering system * floating-point signal processor
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131207
     
     
  7. 7.
    0410973 - UTIA-B 20020187 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Regalia, P.
    Recursive Finite Interval Constant Modulus Algorithm for blind equalization.
    Praha: VŠCHT, 2002. ISBN 80-7080-500-5. In: MATLAB 2002. Sborník příspěvků 10. ročníku konference., s. 133-141
    [MATLAB 2002. Praha (CZ), 07.11.2002]
    Grant ostatní: Esprit(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: blind equalization * signal processing * telecommunication
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131060
     
     
  8. 8.
    0410917 - UTIA-B 20020131 RIV IE eng C - Konferenční příspěvek (zahraniční konf.)
    Albu, F. - Kadlec, Jiří - Heřmánek, Antonín - Fagan, A. - Coleman, N.
    Analysis of the LNS implementation of the fast affline projection algorithms.
    Cork: Institute of Technology, 2002. ISBN 0-9542973-0-X. In: Proceedings of the Irish Signals and Systems Conference 2002. ISSC 2002. - (Marnane, W.; Lightbody, G.; Pesch, D.), s. 251-255
    [Irish Signals and Systems Conference 2002. Cork (IE), 25.06.2002-26.06.2002]
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: conjugate gradient * fast affline projection * logarithmic number system
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131004
     
     
  9. 9.
    0410868 - UTIA-B 20020082 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Matoušek, Rudolf - Líčko, Miroslav - Heřmánek, Antonín - Softley, C.
    Floating-Point-Like Arithmetic for FPGA.
    Praha: FEL ČVUT, 2002. In: POSTER 2002., s. 2
    [International Student Conference on Electrical Engineering /6./. Praha (CZ), 23.05.2002]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: HSLA, RLS, LNS * IP core, DSP
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130955
     
     
  10. 10.
    0410866 - UTIA-B 20020080 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Tichý, Milan - Heřmánek, Antonín - Matoušek, Rudolf - Pohl, Zdeněk
    Prototyping of DSP algorithms on FPGA.
    Praha: FEL ČVUT, 2002. In: POSTER 2002., s. 2
    [International Student Conference on Electrical Engineering /6./. Praha (CZ), 23.05.2002]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: DSP * FPGA * floating-point
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130953
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.