Výsledky vyhledávání

  1. 1.
    0382187 - ÚTIA 2013 RIV FR eng C - Konferenční příspěvek (zahraniční konf.)
    Bartosinski, Roman - Daněk, Martin - Sýkora, Jaroslav - Kohout, Lukáš - Honzík, P.
    Foreground Detection and Image Segmentation in a Flexible ASVP Platform for FPGAs.
    Proceedings of the 2012 Conference on Design & Architectures for Signal & Image Processing. Gières: Electronic Chips & Systems design Initiative, 2012 - (Morawiec, A.; Hinderscheit, J.), s. 375-376. ISBN 978-2-9539987-2-6. ISSN 1966-7116.
    [Conference on Design & Architectures for Signal & Image Processing. Karlsruhe (DE), 23.10.2012-25.10.2012]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Institucionální podpora: RVO:67985556
    Klíčová slova: video surveillance * smart camera * custom accelerators * vector processing * FPGA
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2012/ZS/bartosinski-0382187.pdf
    Trvalý link: http://hdl.handle.net/11104/0212481
     
     
  2. 2.
    0382184 - ÚTIA 2013 RIV FR eng C - Konferenční příspěvek (zahraniční konf.)
    Bartosinski, Roman - Daněk, Martin - Sýkora, Jaroslav - Kohout, Lukáš - Honzík, P.
    Video Surveillance Application Based on Application Specific Vector Processors.
    Proceedings of the 2012 Conference on Design & Architectures for Signal & Image Processing. Gières: Electronic Chips & Systems design Initiative, 2012 - (Morawiec, A.; Hinderscheit, J.), s. 248-255. ISBN 978-2-9539987-2-6. ISSN 1966-7116.
    [Conference on Design & Architectures for Signal & Image Processing. Karlsruhe (DE), 23.10.2012-25.10.2012]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Institucionální podpora: RVO:67985556
    Klíčová slova: video surveillance * smart camera * custom accelerators * vector processing * FPGA
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2012/ZS/bartosinski-0382184.pdf
    Trvalý link: http://hdl.handle.net/11104/0212479
     
     
  3. 3.
    0380442 - ÚTIA 2013 RIV TR eng C - Konferenční příspěvek (zahraniční konf.)
    Sýkora, Jaroslav - Bartosinski, Roman - Kohout, Lukáš - Daněk, Martin - Honzík, P.
    Reducing Instruction Issue Overheads in Application-Specific Vector Processors.
    Proceedings of the 15th Euromicro Conference on Digital System Design, DSD 2012. Izmir: Conference Publishing Services, 2012 - (Niar, S.), s. 600-607. ISBN 978-0-7695-4798-5.
    [15th Euromicro Conference on Digital System Design. Cesme (TR), 05.09.2012-08.09.2012]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Grant ostatní: Commission EU(XE) Artemis JU 100230
    Klíčová slova: custom accelerators * vector processing * FPGA * DSP
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2012/ZS/sykora-reducing instruction issue overheads in application-specific vector processors.pdf
    Trvalý link: http://hdl.handle.net/11104/0211153
     
     
  4. 4.
    0380377 - ÚTIA 2013 IT eng C - Konferenční příspěvek (zahraniční konf.)
    Kadlec, Jiří
    In-circuit, Run-time Compiler of Finite State Machines for the UTIA EdkDSP Customizable Accelerators.
    Fourth Friday Workshop on Designing for Embedded Parallel Computing Platforms: Architectures, Design Tools, and Applications. Milano: Politecnico di Milano, 2012 - (Silvano, C.; Agosta, G.; Cardoso, J.), s. 32-33. ISBN N.
    [DATE 2012 - Design Automation and Test in Europe conference and exhibition. Dresden (DE), 12.03.2012-16.03.2012]
    Grant CEP: GA MŠMT 2C06008; GA MŠMT(CZ) 7H10001
    Institucionální podpora: RVO:67985556
    Klíčová slova: finite states machines * run-time compiler * hardware accelerator
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2012/ZS/kadlec-in-circuit run-time compiler of finite state machines for the utia edkdsp customiyable accelerators.pdf
    Trvalý link: http://hdl.handle.net/11104/0211099
     
     
  5. 5.
    0376595 - ÚTIA 2013 RIV EE eng C - Konferenční příspěvek (zahraniční konf.)
    Sýkora, Jaroslav - Kohout, Lukáš - Bartosinski, Roman - Kafka, Leoš - Daněk, Martin - Honzík, P.
    The Architecture and the Technology Characterization of an FPGA-based Customizable Application-Specific Vector Processor.
    Proceedings of the 2012 IEEE 15th International Symposium on Design and Diagnostics of Electronic Circuits and Systems. Tallinn, ESTONIA: IEEE, 2012 - (Raik, J.; Stopjaková, V.; Jenihhin, M.; Vierhaus, H., T.; Pleskacz, W.; Ubar, R.), s. 62-67. ISBN 978-1-4673-1185-4.
    [2012 IEEE 15th International Symposium on Design and Diagnostics of Electronic Circuits and Systems. Tallinn (EE), 18.04.2012-20.04.2012]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: custom accelerators * vector processing * FPGA
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2012/ZS/sykora-0376595.pdf
    Trvalý link: http://hdl.handle.net/11104/0208954
     
     
  6. 6.
    0373960 - ÚTIA 2012 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
    Honzík, P. - Kadlec, Jiří
    Dynamic Placement Applications into Self Adaptive Network on FPGA.
    2011 IEEE 14th International Symposium on Design and Diagnostics of Electronic Circuits & Systems (DDECS 2011). Cottbus: Institute of Electrical and Electronics Engineers ( IEEE ), 2011 - (Vierhaus, H.; Pawlak, A.; Schölzel, M.; Steininger, A.; Kraemer, R.; Raik, J.), s. 453-456. CFP11DDE-PRT. ISBN 978-1-4244-9755-3.
    [14th IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems (DDECS 2011). Cottbus (DE), 13.04.2011-15.04.2011]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * reconfiguration * adaptivity * placement * network-on-chip
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2012/ZS/kadlec-dynamic placement applications into self adaptive network on fpga.pdf
    Trvalý link: http://hdl.handle.net/11104/0206994
     
     
  7. 7.
    0363078 - ÚTIA 2012 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Bartosinski, Roman
    The LD-RLS algorithm with directional forgetting implemented on a vector-like hardware accelerator.
    ICASSP 2011: IEEE International Conference on Acoustics, Speech, and Signal Processing. Praha: IEEE, 2011, s. 1657-1660. ISBN 978-1-4577-0539-7.
    [ICASSP 2011: IEEE International Conference on Acoustics, Speech, and Signal Processing. Praha (CZ), 22.05.2011-27.05.2011]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Grant ostatní: GA MŠk(CZ) JU100230 Artemis
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: LDU decomposition * directional forgetting * hardware accelerator
    Kód oboru RIV: IN - Informatika
    http://library.utia.cas.cz/separaty/2011/ZS/bartosinski-0363078.pdf
    Trvalý link: http://hdl.handle.net/11104/0199178
     
     
  8. 8.
    0360749 - ÚTIA 2012 RIV CH eng C - Konferenční příspěvek (zahraniční konf.)
    Pacull, F. - Bertels, K. - Daněk, Martin - Urlini, G.
    SMECY: Smarti Multi-core Embedded SYstems (Special Session).
    Proceedings of 21st Great Lakes Symposium on VLSI Design - GLSVLSI 2011. Lausanne: ACM Press, 2011, s. 427-428. ISBN 978-1-4503-0667-6.
    [21st Great Lakes Symposium on VLSI Design - GLSVLSI 2011. Lausanne (CH), 02.05.2011-04.05.2011]
    Grant CEP: GA MŠMT(CZ) 7H10001
    Grant ostatní: Artemis JU(CZ) JU 100230
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: embedded systems * multi-core systems
    Kód oboru RIV: JC - Počítačový hardware a software
    http://library.utia.cas.cz/separaty/2011/ZS/danek-smecy smarti multi-core embedded systems (special session).pdf
    Trvalý link: http://hdl.handle.net/11104/0198228
     
     


  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.