Výsledky vyhledávání

  1. 1.
    0411508 - ÚTIA 2010 RIV GR eng C - Konferenční příspěvek (zahraniční konf.)
    Heřmánek, Antonín - Schier, Jan - Šůcha, P. - Hanzálek, Z.
    Optimization of finite interval CMA implementation for FPGA.
    [Optimalizace FPGA implementace FI-CMA algoritmu.]
    0-7803-9334-1. In: Proceedings of the IEEE Workshop on Signal Processing Systems. SiPS 2005. Athens: IEEE, 2005, s. 1-6. ISBN 0-7803-9333-3.
    [SiPS 2005. IEEE Workshop on Signal Processing Systems. Athens (GR), 02.11.2005-04.11.2005]
    Grant CEP: GA AV ČR 1ET300750402; GA MŠMT 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: CMA * FPGA * logarithmic arithmetic * cyclic scheduling
    Kód oboru RIV: BD - Teorie informace
    Trvalý link: http://hdl.handle.net/11104/0131588
     
     
  2. 2.
    0316662 - ÚTIA 2009 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Šůcha, P. - Pohl, Zdeněk - Hanzálek, Zdeněk
    Scheduling of iterative algorithms on FPGA with pipelined arithmetic unit.
    [Rozvrhování iterativních algoritmů pro zřetězené aritmetické jednotky na FPGA.]
    Real-Time and Embedded Technology and Applications Symposium. Washington DC: IEEE Computer Society, 2004, s. 404-412. ISBN 0-7695-2148-7.
    [IEEE Real-Time and Embedded Technology and Applications Symposium 2004 /10./. Toronto (CA), 25.05.2004-28.05.2004]
    Grant CEP: GA MŠMT(CZ) LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: cyclic scheduling * monoprocessor * iterative algorithms * integer linear programming * FPGA
    Kód oboru RIV: IN - Informatika
    http://library.utia.cas.cz/separaty/2008/ZS/pohl-scheduling of iterative algorithms on fpga with pipelined arithmetic unit.pdf
    Trvalý link: http://hdl.handle.net/11104/0166512
     
     
  3. 3.
    0075993 - ÚTIA 2007 RIV FR eng C - Konferenční příspěvek (zahraniční konf.)
    Šůcha, P. - Hanzálek, Z. - Heřmánek, Antonín - Schier, Jan
    Efficient FPGA Implementation of Equalizer for Finite Interval Constant Modulus Algorithm.
    [Efektivní FPGA implementace FI-CMA ekvalizéru.]
    IEEE Symposium on Industrial Embedded Systems - IES 2006, Proceedings of. Lyon: CNRS-ENS, 2006, s. 1-10. ISBN 1-4244-0777-X.
    [IEEE Symposium on Industrial Embedded Systems - IES 2006. Antibes Juan-Les-Pins (FR), 18.10.2006-20.10.2006]
    Grant CEP: GA AV ČR(CZ) 1ET300750402; GA AV ČR(CZ) 1ET400750406; GA MŠMT(CZ) 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: high-level synthesis * cyclic scheduling * iterative algorithms * imperfectly nested loops * integer linear programming * FPGA * control
    Kód oboru RIV: JA - Elektronika a optoelektronika, elektrotechnika
    Trvalý link: http://hdl.handle.net/11104/0143207
     
     
  4. 4.
    0026328 - ÚTIA 2006 RIV FI eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Kadlec, Jiří - Šůcha, P. - Hanzálek, Z.
    Performance tuning of interative algorithms in signal processing.
    [Ladění výkonu iterativních algoritmů pro zpracování signálu.]
    Proseedings of the 2005 International Conference on Field Programmable Logic and Applications. FPL 2005. Tampere: Academy of Finland, 2005 - (Rissa, T.; Wilton, S.; Leong, P.), s. 699-702. ISBN 0-7803-9362-7.
    [FPL 2005. International Conference on Field Programmable Logic and Applications. Tampere (FI), 24.08.2005-26.08.2005]
    Grant CEP: GA AV ČR(CZ) 1ET300750402; GA MŠMT(CZ) 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: signal processing * FPGA * high speed logarithmic arithmetic
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0116596
     
     


  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.