Výsledky vyhledávání

  1. 1.
    0411459 - UTIA-B 20050189 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Kafka, Leoš - Matoušek, Rudolf
    Design Retiming in HDL.
    [Design Retiming na HDL úrovni.]
    Praha: ČVUT, 2005. ISBN 80-01-03201-9. In: Proceedings of Workshop 2005. - (Říha, B.), s. 258-259
    [Annual University-Wide Seminar. WORKSHOP 2005 /13./. Praha (CZ), 21.03.2005-25.03.2005]
    Grant CEP: GA ČR 102/04/2137
    Grant ostatní: Commission EC(BE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * VHDL * Synplify Pro
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131540
     
     
  2. 2.
    0411198 - UTIA-B 20030185 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Matoušek, Rudolf
    Dynamic reconfiguration of FPGAs: a case study.
    Brno: VUT, 2003. ISBN 80-214-2471-0. In: Počítačové Architektury & Diagnostika PAD 2003. - (Kotásek, Z.; Růžička, R.; Sekanina, L.), s. 17-23
    [PAD 2003 Počítačové Architektury & Diagnostika. Zvíkovské Podhradí (CZ), 24.09.2003-26.09.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: dynamic reconfiguration * FPGA * reconfiguration cycle
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131284
     
     
  3. 3.
    0410673 - UTIA-B 20010142 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Líčko, Miroslav - Matoušek, Rudolf - Pohl, Zdeněk
    Utilization of Matlab for the logarithmic processor development.
    Praha: VŠCHT, 2001. ISBN 80-7080-446-7. In: Sborník příspěvků 9.ročníku konference MATLAB 2001. - (Procházka, A.; Uhlíř, J.), s. 222-225
    [MATLAB 2001 /9./. Praha (CZ), 11.10.2001]
    Grant ostatní: ESPRIT(XE) HSLA 33544
    Výzkumný záměr: AV0Z1075907
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130761
     
     
  4. 4.
    0410672 - UTIA-B 20010141 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Líčko, Miroslav - Pohl, Zdeněk - Matoušek, Rudolf - Heřmánek, Antonín
    Tuning and implementation of DSP algorithms on FPGA.
    Praha: VŠCHT, 2001. ISBN 80-7080-446-7. In: Sborník příspěvků 9.ročníku konference MATLAB 2001. - (Procházka, A.; Uhlíř, J.), s. 226-230
    [MATLAB 2001 /9./. Praha (CZ), 11.10.2001]
    Grant ostatní: ESPRIT(XE) HSLA 33544
    Výzkumný záměr: AV0Z1075907
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130760
     
     
  5. 5.
    0410671 - UTIA-B 20010140 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Heřmánek, Antonín - Kadlec, Jiří - Matoušek, Rudolf - Líčko, Miroslav - Pohl, Zdeněk
    Pipelined logarithmic 32bit ALU for Celoxica DK1.
    Praha: VŠCHT, 2001. ISBN 80-7080-446-7. In: Sborník příspěvků 9.ročníku konference MATLAB 2001. - (Procházka, A.; Uhlíř, J.), s. 72-80
    [MATLAB 2001 /9./. Praha (CZ), 11.10.2001]
    Grant ostatní: ESPRIT(XE) HSLA 33544
    Výzkumný záměr: AV0Z1075907
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130759
     
     
  6. 6.
    0410483 - UTIA-B 20000199 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Líčko, Miroslav - Matoušek, Rudolf - Heřmánek, Antonín
    Alpha accelerator for RTW - Windows Target.
    Praha: VŠCHT, 2000. ISBN 80-7080-401-7. In: Sborník příspěvků 8. ročníku konference MATLAB 2000., s. 197-201
    [MATLAB 2000 /8./. Praha (CZ), 01.11.2000]
    Grant ostatní: MŠMT(CZ) OK 317; MŠMT(CZ) OK 314; Commission EC(XE) ESPRIT 33544 HSLA
    Program: OK; OK
    Výzkumný záměr: AV0Z1075907
    Trvalý link: http://hdl.handle.net/11104/0130572
     
     
  7. 7.
    0410481 - UTIA-B 20000197 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Heřmánek, Antonín - Matoušek, Rudolf - Líčko, Miroslav - Kadlec, Jiří
    FPGA implementation of logarithmic unit.
    Praha: VŠCHT, 2000. ISBN 80-7080-401-7. In: Sborník příspěvků 8. ročníku konference MATLAB 2000., s. 84-90
    [MATLAB 2000 /8./. Praha (CZ), 01.11.2000]
    Grant ostatní: MŠMT(CZ) OK 317; MŠMT(CZ) OK 314; Commission EC(XE) ESPRIT 33544 HSLA
    Program: OK; OK
    Výzkumný záměr: AV0Z1075907
    Trvalý link: http://hdl.handle.net/11104/0130570
     
     
  8. 8.
    0410480 - UTIA-B 20000196 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Strádal, V. - Matoušek, Rudolf
    LOGAT.
    Praha: VŠCHT, 2000. ISBN 80-7080-401-7. In: Sborník příspěvků 8. ročníku konference MATLAB 2000., s. 384-386
    [MATLAB 2000 /8./. Praha (CZ), 01.11.2000]
    Grant ostatní: MŠMT(CZ) OK 317; MŠMT(CZ) OK 314; Commission EC(XE) ESPRIT 33544 HSLA
    Program: OK; OK
    Výzkumný záměr: AV0Z1075907
    Trvalý link: http://hdl.handle.net/11104/0130569
     
     
  9. 9.
    0410440 - UTIA-B 20000156 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Matoušek, Rudolf
    Traffic Toolbox.
    Praha: VŠCHT, 2000. ISBN 80-7080-401-7. In: Sborník příspěvků 8. ročníku konference MATLAB 2000., s. 232-235
    [MATLAB 2000 /8./. Praha (CZ), 01.11.2000]
    Grant ostatní: MŠMT(CZ) OK 314; MŠMT(CZ) OK 317; Commission EC(XE) ESPRIT 33544 HSLA
    Program: OK; OK
    Výzkumný záměr: AV0Z1075907
    Trvalý link: http://hdl.handle.net/11104/0130529
     
     
  10. 10.
    0410165 - UTIA-B 990149 CZ eng K - Konferenční příspěvek (tuzemská konf.)
    Kadlec, Jiří - Matoušek, Rudolf - Vialatte, Christian - Coleman, J. N.
    Port of Pascal FPGA-logarithmic-unit simulator to Simulink/RTW.
    Praha: VŠCHT, 1999. ISBN 80-7080-354-1. In: Sborník příspěvků 7. ročníku konference MATLAB '99., s. 84-90
    [MATLAB '99 /7./. Praha (CZ), 03.11.1999]
    Grant ostatní: MŠMT(CZ) OK 314; MŠMT(CZ) OK 317; Commission EC(XE) ESPRIT 23544 HSLA
    Program: OK; OK
    Výzkumný záměr: AV0Z1075907
    Trvalý link: http://hdl.handle.net/11104/0130257
     
     


  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.