Výsledky vyhledávání

  1. 1.
    0411202 - UTIA-B 20030189 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Pohl, Zdeněk - Schier, Jan - Líčko, Miroslav - Heřmánek, Antonín - Tichý, Milan
    Logarithmic arithmetic for real data types and support for Matlab/Simulink based rapid-FPGA-prototyping.
    Los Alamitos: IEEE Computer Society Press, 2003. ISBN 0-7695-1926-1. In: Proceedings of the International Parallel and Distributed Processing Symposium. IPDPS 2003. - (Werner, B.), s. 1-6
    [IEEE IPDPS 2003. Nice (FR), 22.04.2003-26.04.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: high speed logarithmic arithmetic * Matlab/Simulink * rapid prototyping
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131288
     
     
  2. 2.
    0411172 - UTIA-B 20030159 RIV GB eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Schier, Jan
    FPGA Prototyping Using Extensions to MATLAB/Simulink.
    Southampton: University of Southampton, 2003. In: UK ACM SIGDA 3rd Workshop on Electronic Design Automation. - (Hettiaratchi, S.), s. 1-3
    [UK ACM SIGDA Workshop on Electronic Design Automation /3./. Southampton (GB), 11.09.2003-12.09.2003]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: Commission EC(XE) IST-2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: rapid prototyping * FPGA * MATLAB/Simulink
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131258
     
     
  3. 3.
    0411121 - UTIA-B 20030108 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Schier, Jan - Tichý, Milan - Kühl, M.
    MATLAB/Simulink based methodology for rapid-FPGA-prototyping.
    Berlin: Springer, 2003. Lecture Notes in Computer Science., 2778. ISBN 3-540-40822-3. In: Field-Programmable Logic and Applications. Proceedings of the 13th International Conference. - (Cheung, P.; Constantinides, G.; de Sousa, J.), s. 984-987
    [Field-Programmable Logic and Applications /13./. Lisabon (PT), 01.09.2003-03.09.2003]
    Grant CEP: GA MŠMT KONTAKT CZE01/019; GA MŠMT LN00B096
    Grant ostatní: IST(XE) 2001-34016
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: Matlab * Simulink * FPGA
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131208
     
     
  4. 4.
    0410974 - UTIA-B 20020188 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Métais, B. - Tichý, Milan - Matoušek, Rudolf
    Extension for Xilinx System Generator - logarithmic arithmetic blockset.
    Praha: VŠCHT, 2002. ISBN 80-7080-500-5. In: MATLAB 2002. Sborník příspěvků 10. ročníku konference., s. 280-284
    [MATLAB 2002. Praha (CZ), 07.11.2002]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: Xilinx System Generator * field programmable gate arrays * MATLAB/Simulink
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0131061
     
     
  5. 5.
    0410868 - UTIA-B 20020082 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Matoušek, Rudolf - Líčko, Miroslav - Heřmánek, Antonín - Softley, C.
    Floating-Point-Like Arithmetic for FPGA.
    Praha: FEL ČVUT, 2002. In: POSTER 2002., s. 2
    [International Student Conference on Electrical Engineering /6./. Praha (CZ), 23.05.2002]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) 33544
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: HSLA, RLS, LNS * IP core, DSP
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130955
     
     
  6. 6.
    0410866 - UTIA-B 20020080 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Líčko, Miroslav - Tichý, Milan - Heřmánek, Antonín - Matoušek, Rudolf - Pohl, Zdeněk
    Prototyping of DSP algorithms on FPGA.
    Praha: FEL ČVUT, 2002. In: POSTER 2002., s. 2
    [International Student Conference on Electrical Engineering /6./. Praha (CZ), 23.05.2002]
    Grant CEP: GA MŠMT LN00B096
    Výzkumný záměr: CEZ:AV0Z1075907
    Klíčová slova: DSP * FPGA * floating-point
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130953
     
     
  7. 7.
    0410656 - UTIA-B 20010125 RIV GB eng C - Konferenční příspěvek (zahraniční konf.)
    Kadlec, Jiří - Matoušek, Rudolf - Heřmánek, Antonín - Líčko, Miroslav - Softley, Ch.
    Logarithmic ALU 32-bit for Handel C 2.1 and Celoxica DK1.
    Abington: Celoxica, 2001. In: Celoxica User Conference. Proceedings.
    [Celoxica User Conference /1./. Stratford (GB), 02.04.2001-04.04.2001]
    Grant CEP: GA MŠMT LN00B096
    Grant ostatní: ESPRIT(XE) HSLA 33544
    Výzkumný záměr: AV0Z1075907
    Klíčová slova: field programmable gate array
    Kód oboru RIV: JC - Počítačový hardware a software
    http://www.celoxica.com/programs/university/academic_papers.htm
    Trvalý link: http://hdl.handle.net/11104/0130744
     
     
  8. 8.
    0410645 - UTIA-B 20010114 RIV DE eng C - Konferenční příspěvek (zahraniční konf.)
    Kadlec, Jiří - Matoušek, Rudolf - Líčko, Miroslav
    FPGA implementation of logarithmic unit core.
    Nürnberg: Design & Elektronik, 2001. In: Embedded Intelligence 2001., s. 547-554
    [Embedded Intelligence 2001. Nürnberg (DE), 14.02.2001-16.02.2001]
    Grant ostatní: ESPRIT(XE) HSLA 33544; Commission EC(XE) 212 HSLA
    Výzkumný záměr: AV0Z1075907
    Klíčová slova: field programmable gate array
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0130733
     
     


  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.