Výsledky vyhledávání

  1. 1.
    0571179 - ÚTIA 2024 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Flusser, Jan - Šroubek, Filip - Kamenický, Jan - Zitová, Barbara
    Video Superresolution in Real Forensic Cases.
    Proceedings of the 11th International Workshop on Biometrics and Forensics - IWBF2023. Piscataway: IEEE, 2023. ISBN 979-8-3503-3607-8.
    [International Workshop on Biometrics and Forensics 2023 - IWBF2023 /11./. Barcelona (ES), 19.04.2023-20.04.2023]
    Grant CEP: GA ČR GA21-03921S; GA MV(CZ) VJ02010029
    Institucionální podpora: RVO:67985556
    Klíčová slova: superresolution * image enhancement * video processing * image/video forensics
    Obor OECD: Robotics and automatic control
    http://library.utia.cas.cz/separaty/2023/ZOI/flusser-0571179.pdf
    Trvalý link: https://hdl.handle.net/11104/0342476
     
     
  2. 2.
    0551959 - ÚTIA 2022 RIV NL eng J - Článek v odborném periodiku
    Sau, C. - Rinaldi, C. - Pomante, L. - Palumbo, F. - Valente, G. - Fanni, T. - Martinez, M. - van der Linden, F. - Basten, T. - Geilen, M. - Peeren, G. - Kadlec, Jiří - Pekka, J. - Bulej, L. - Barranco, F. - Saarinen, J. - Säntti, T. - Zedda, M. K. - Sanchez, V. - Nikkhah, S. T. - Goswami, D. - Amat, G. - Maršík, L. - van Helvoort, M. - Medina, L. - Al-Ars, Z. - de Beer, A.
    Design and management of image processing pipelines within CPS: Acquired experience towards the end of the FitOptiVis ECSEL Project.
    Microprocessors and Microsystems. Roč. 87, č. 1 (2021), č. článku 104350. ISSN 0141-9331. E-ISSN 1872-9436
    Grant CEP: GA MŠMT 8A18013
    Klíčová slova: image processing * video processing * distributed system * heterogeneous system * multi-objective optimization * cyber-physical systems
    Obor OECD: Computer hardware and architecture
    Impakt faktor: 3.503, rok: 2021
    Způsob publikování: Omezený přístup
    http://library.utia.cas.cz/separaty/2021/ZS/kadlec-0551959.pdf https://www.sciencedirect.com/science/article/pii/S014193312100507X
    Trvalý link: http://hdl.handle.net/11104/0327301
     
     
  3. 3.
    0546871 - ÚTIA 2022 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Pomante, L. - Palumbo, F. - Rinaldi, C. - Valente, G. - Sau, C. - Fanni, T. - Linden, F. - Basten, T. - Geilen, M. - Peeren, G. - Kadlec, Jiří - Jääskeläinen, P. - Martinez, M. - Saarinen, J. - Säntti, T. - Zedda, M. - Sanchez, V. - Goswami, D. - Al-Ars, Z. - Beer, A.
    Design and management of image processing pipelines within CPS: 2 years of experience from the FitOptiVis ECSEL Project.
    Proceedings - Euromicro Conference on Digital System Design, DSD 2020. Piscataway: IEEE, 2020 - (Trost, A.; Zemva, A.; Skavhaug, A.), s. 378-385. ISBN 978-172819535-3.
    [Euromicro Conference on Digital System Design, DSD 2020 /23./. Kranj (SI), 26.08.2020-28.08.2020]
    Grant CEP: GA MŠMT 8A18013
    Klíčová slova: Cyber-Physical Systems * distributed systems * energy and performance optimization * heterogeneous system * Image-video processing
    Obor OECD: Computer hardware and architecture
    https://ieeexplore.ieee.org/document/9217819/
    Trvalý link: http://hdl.handle.net/11104/0323796
     
     
  4. 4.
    0507783 - ÚTIA 2020 RIV CZ eng L - Prototyp, funkční vzorek
    Pohl, Zdeněk - Kohout, Lukáš - Kadlec, Jiří
    Live Canny Edge Detection.
    Interní kód: FitOptiVis Canny ; 2018
    Technické parametry: Demonstrace HW akcelerace Canny algoritmu pro hranovou detekci v reálném čase pro video vstup ve FullHD HDMI 1.4 formátu s rozlišením 1920x1080p60 na Zynq Ultrascale+ TE0808 se základovou deskou TEBF0808. Canny algoritmus z xfOpenCV C++ knihovny je převeden do HW pomocí Xilinx SDSoC překladače.
    Ekonomické parametry: HW akcelerace Canny algoritmu pro hranovou detekci v reálném čase. Pro video vstup a výstup je použita Avnet LPC FMC Imageon karta. Video vstup ve FullHD HDMI 1.4 formátu s rozlišením 1920x1080p60. Systém provádějící výpočet: Zynq Ultrascale+ TE0808 s TEBF0808 základovou deskou. Video výstup ve FullHD HDMI 1.4 formátu s rozlišením 1920x1080p60. Akcelerovaný Canny algoritmus z xfOpenCV C++ knihovny je převeden do HW pomocí Xilinx SDSoC překladače.
    Grant CEP: GA MŠMT 8A18013
    Institucionální podpora: RVO:67985556
    Klíčová slova: video processing * HW acceleration * Zynq * SDSoC
    Obor OECD: Computer hardware and architecture
    http://sp.utia.cz/index.php?ids=results&id=canny
    Trvalý link: http://hdl.handle.net/11104/0298853
     
     
  5. 5.
    0507782 - ÚTIA 2020 RIV CZ eng L - Prototyp, funkční vzorek
    Pohl, Zdeněk - Kohout, Lukáš - Kadlec, Jiří
    Stereo Demo.
    Interní kód: FitOptiVis Stereo Demo ; 2018
    Technické parametry: Demonstrace zpracování Stereo videa ze dvou Vita 2000 video sensorů s rozlišením 1920x1080p60. Sloučený synchronizovaný video signál s pravým a levým obrazem vedle sebe s rozlišením 3840x1080p30 (2x Full HD, half FPS), který je odesílán po HDMI 1.4 rozhranní. Demonstrátor dále provádí odhad vzdálenosti předmětů ze stereo video vstupu v reálném čase. Odhad provádí pomocí HW akcelerované verze “stereoPipeline” algoritmu z xfOpenCV C++ knihovny.
    Ekonomické parametry: Kalibrace pomocí obrazce s šachovnicí se zobrazením detekovaného obrazce. Výpočet zkreslení daného vlastnostmi video sensorů a použité optiky. Konverze stereo video vstupu kompenzující detekované zkreslení před vlastním odhad vzdálenosti předmětů ze stereo video vstupu v reálném čase. Odhad provádí pomocí HW akcelerované verze “stereoPipeline” algoritmu z xfOpenCV C++ knihovny. Akcelerace do HW využívá Xilinx SDSoC překladač pro převod C++ algoritmu do programovatelné logiky obvodu Zynq.
    Grant CEP: GA MŠMT 8A18013
    Institucionální podpora: RVO:67985556
    Klíčová slova: video processing * HW acceleration * Zynq * SDSoC
    Obor OECD: Computer hardware and architecture
    http://sp.utia.cz/index.php?ids=results&id=stereo-demo
    Trvalý link: http://hdl.handle.net/11104/0298852
     
     
  6. 6.
    0505799 - ÚTIA 2020 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Zaid, A. - Basten, T. - Beer, A. - Geilen, M. - Goswami, D. - Jääskeläinen, P. - Kadlec, Jiří - Alejandro, M. - Palumbo, F. - Peeren, G. - Pomante, L. - Linden, F. - Saarinen, J. - Säntti, T. - Sau, C. - Zedda, M.
    The FitOptiVis ECSEL project: highly efficient distributed embedded image/video processing in cyber-physical systems.
    Proceedings of the 16th ACM International Conference on Computing Frontiers. New York: ACM Digital Library, 2019 - (Palumbo, F.; Becchi, M.; Schulz, M.; Sato, K.), s. 333-338. ISBN 978-1-4503-6685-4.
    [ACM International Conference on Computing Frontiers 2019. Alghero (IT), 30.04.2019-02.05.2019]
    Grant CEP: GA MŠMT 8A18013
    Klíčová slova: distributed systems * energy and performance optimization * heterogeneous system * image-video processing
    Obor OECD: Electrical and electronic engineering
    http://library.utia.cas.cz/separaty/2019/ZS/kadlec-0505799.pdf
    Trvalý link: http://hdl.handle.net/11104/0297199
     
     
  7. 7.
    0487427 - ÚTIA 2018 RIV CZ eng L - Prototyp, funkční vzorek
    Kadlec, Jiří - Pohl, Zdeněk - Kohout, Lukáš
    Video Processing Demonstrator with Full HD Sensor and 8xSIMD EdkDSP Accelerator IP Core.
    Interní kód: t20i2tm4_things2do ; 2018
    Technické parametry: Demonstrátor umožňuje zpracovávat video signál ze sensoru Toshiba s rozlišením 1920x1080p60 spolu s akcelerací výpočtu pomocí EdkDSP akcelerátoru v obvodu Zynq ZC7020-2I s výstupem na HDMI monitor. Překladač pro EdkDSP akcelerátor je implementován jako uživatelská aplikace běžící na procesoru ARM přímo v obvodu Zynq.
    Ekonomické parametry: Vstupem je video sensor Toshiba. Barevný video signál je zpracováván pomocí HW akcelerátorů. Je prováděna detekce hran v obraze nebo detekce pohybu. Rozlišení 1920x1080p60, výstup HDMI. Paralelně lze provádět rekonfigurovatelné výpočty v plovoucí řádové čárce na akcelerátoru EdkDSP. Vzhledem k tomu, že překladač pro EdkDSP akcelerátor je implementován jako uživatelská aplikace procesoru ARM přímo v obvodu Zynq, lze adaptovat HW akcelerátor za běhu aplikace, a to ze zdrojového C kódu.
    Grant CEP: GA MŠMT(BE) 7H14007
    Klíčová slova: video processing * HW acceleration * programmable logic array
    Obor OECD: Computer hardware and architecture
    http://sp.utia.cz/index.php?ids=results&id=t20i2tm4_things2do
    Trvalý link: http://hdl.handle.net/11104/0282553
     
     
  8. 8.
    0482531 - ÚFP 2018 RIV CH eng J - Článek v odborném periodiku
    Havránek, Aleš - Weinzettl, Vladimír - Fridrich, David - Cavalier, Jordan - Urban, Jakub - Komm, Michael
    Implementation of rapid imaging system on the COMPASS tokamak.
    Fusion Engineering and Design. Roč. 123, November (2017), s. 857-860. ISSN 0920-3796. E-ISSN 1873-7196.
    [SOFT 2016: Symposium on Fusion Technology /29./. Prague, 05.09.2016-09.09.2016]
    Grant CEP: GA MŠMT(CZ) LM2015045
    Institucionální podpora: RVO:61389021
    Klíčová slova: Camera * Data acquisition * Video processing * Tokamak
    Obor OECD: Nuclear related engineering
    Impakt faktor: 1.437, rok: 2017
    http://www.sciencedirect.com/science/article/pii/S092037961730354X
    Trvalý link: http://hdl.handle.net/11104/0277960
     
     
  9. 9.
    0478548 - ÚI 2018 RIV PL eng C - Konferenční příspěvek (zahraniční konf.)
    Pulc, P. - Holeňa, Martin
    Towards Real-time Motion Estimation in High-Definition Video Based on Points of Interest.
    Proceedings of the 2017 Federated Conference on Computer Science and Information Systems. Warszawa: Polish Information Processing Society, 2017 - (Ganzha, M.; Maciaszek, L.; Paprzycki, M.), s. 67-70. Annals of Computer Science and Information Systems, 11. ISBN 978-83-946253-7-5. ISSN 2300-5963.
    [FedCSIS 2017. Federated Conference on Computer Science and Information Systems. Prague (CZ), 03.09.2017-06.09.2017]
    Grant CEP: GA ČR GA17-01251S
    Institucionální podpora: RVO:67985807
    Klíčová slova: motion estimation * visual descriptor * ORB * FLANN * video processing
    Obor OECD: Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
    Trvalý link: http://hdl.handle.net/11104/0274643
    Název souboruStaženoVelikostKomentářVerzePřístup
    a0478548.pdf4343.5 KBVydavatelský postprintvyžádat
     
     
  10. 10.
    0471585 - ÚTIA 2018 RIV CZ eng L - Prototyp, funkční vzorek
    Kadlec, Jiří - Pohl, Zdeněk - Kohout, Lukáš
    Full HD Video Processing in HW with three EdkDSP 8xSIMD Accelerators for TE0715-30-1 SoM on TE0701-06 Carrier.
    Interní kód: t30i1hm4 ; 2017
    Technické parametry: Demonstrátor umožňuje zpracovávat video signál z Full HD vstupu s rozlišením 1920x1080p60 v obvodu Zynq ZC7030-1I s 667 MHz procesorem ARM Cortex A9 s výstupem na Full HD HDMI monitor na průmyslové kartě ve standardu TE0701-06. Zpracování video signálu pracuje paralelně s třemi rekonfigurovatelnými akcelerátory výpočtu v plovoucí řádové čárce (8xSIMD) EdkDSP s Hodinovým kmitočtem 150MHz. Spotřeba demonstrátoru je maximálně 8W při napájení 12V.
    Ekonomické parametry: Demonstrátor pracuje s procesorem ARM A9 s hodinami 667 MHz. Procesor je součástí Xilinx Zynq obvodu. Vstupem demonstrátoru je Full HD barevný video signál. Je zpracováván pomocí HW akcelerátorů pro kartu standardu TE0701-06. Je implementován akcelerátor detekce hran ve video signálu a detekce pohybu v reálném čase s rozlišením 1920x1080p60 s výstupem na Full HD monitor. Zpracování video signálu pracuje paralelně s třemi rekonfigurovatelnými akcelerátory výpočtu v plovoucí řádové čárce (8xSIMD) EdkDSP s hodinovým kmitočtem 150 MHz. Je dosaženo až 35 násobného zrychlení oproti optimalizovanému SW na 667 MHz procesoru ARM.
    Grant CEP: GA MŠMT 7H14004
    Klíčová slova: video processing * Zynq System-on-Module 667 MHz * HW accelerators * TE0701-06 Carrier
    Obor OECD: Computer hardware and architecture
    http://sp.utia.cz/index.php?ids=results&id=t30i1hm4
    Trvalý link: http://hdl.handle.net/11104/0270852
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.