Vytisknout
0547106 - ÚTIA 2022 RIV CZ eng L - Prototyp, funkční vzorek
Kadlec, Jiří - Pohl, Zdeněk - Kohout, Lukáš - Likhonina, Raissa
STM32H753 Terminal with Zynq Ultrascale+ Accelerator.
Interní kód: TS82fp03x8_TE0706_TERMINAL ; 2021
Technické parametry: Popis, návod pro instalaci, instalační soubory pro Linux terminál. Technické parametry: HW demonstrátor akcelerátoru založeného na desce NUCLEO-STM32H753ZI s mikro-kontrolérem CM7, displejem Adafruit a rozšiřující deskou TE0706 s modulem TE0820 s obvodem Zynq Ultrascale+ ZU03-EG nebo ZU03-CG s prostředím Linux Debian a SW aplikací SciLab. Terminál provádí výpočty v plovoucí řádové čárce na Zynq modulu. HW akcelerace výpočtů může být implementována v programové logice obvodu Zynq.
Ekonomické parametry: HW demonstrátor akcelerátoru založeného na desce NUCLEO-STM32H753ZI s mikro-kontrolérem CM7, displayem Adafruit a rozšiřující deskou TE0706 s modulem TE0820 s obvodem Zynq Ultrascale+ ZU03-EG nebo ZU03-CG s prostředím Linux Debian a SW aplikací SciLab. V doprovodné zprávě je popsán proces konfigurace jádra Linuxu pro práci s akcelerátorem s HW podporou pro přenos dat vygenerovanou v překladači Xilinx SDCoC.
Grant CEP: GA MŠMT 8A18001
Klíčová slova: microcontroller * Xilinx Zynq UltraScale+ * Floating- point HW acceleration
Obor OECD: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=2018_2_te0820_fp03x8_2x1_ila_te0706_zu3cg
Trvalý link: http://hdl.handle.net/11104/0323443
Kadlec, Jiří - Pohl, Zdeněk - Kohout, Lukáš - Likhonina, Raissa
STM32H753 Terminal with Zynq Ultrascale+ Accelerator.
Interní kód: TS82fp03x8_TE0706_TERMINAL ; 2021
Technické parametry: Popis, návod pro instalaci, instalační soubory pro Linux terminál. Technické parametry: HW demonstrátor akcelerátoru založeného na desce NUCLEO-STM32H753ZI s mikro-kontrolérem CM7, displejem Adafruit a rozšiřující deskou TE0706 s modulem TE0820 s obvodem Zynq Ultrascale+ ZU03-EG nebo ZU03-CG s prostředím Linux Debian a SW aplikací SciLab. Terminál provádí výpočty v plovoucí řádové čárce na Zynq modulu. HW akcelerace výpočtů může být implementována v programové logice obvodu Zynq.
Ekonomické parametry: HW demonstrátor akcelerátoru založeného na desce NUCLEO-STM32H753ZI s mikro-kontrolérem CM7, displayem Adafruit a rozšiřující deskou TE0706 s modulem TE0820 s obvodem Zynq Ultrascale+ ZU03-EG nebo ZU03-CG s prostředím Linux Debian a SW aplikací SciLab. V doprovodné zprávě je popsán proces konfigurace jádra Linuxu pro práci s akcelerátorem s HW podporou pro přenos dat vygenerovanou v překladači Xilinx SDCoC.
Grant CEP: GA MŠMT 8A18001
Klíčová slova: microcontroller * Xilinx Zynq UltraScale+ * Floating- point HW acceleration
Obor OECD: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=2018_2_te0820_fp03x8_2x1_ila_te0706_zu3cg
Trvalý link: http://hdl.handle.net/11104/0323443