Košík

  1. 1.
    0451496 - ÚTIA 2016 RIV CZ eng L - Prototyp, funkční vzorek
    Kadlec, Jiří - Pohl, Zdeněk
    Evaluation of Asymmetric Multiprocessing for Zynq System-on-Modules TE0720-02-2IF, TE0720-02-1CF, TE0720-02-1QF with Carrier Board TE0701-05.
    Interní kód: Emc2_amp_on_zynq_trenz_2015_2 ; 2015
    Technické parametry: Demonstrátor umožňuje ověření funkce akcelerátorů výpočtu v plovoucí řádové čárce na modulech Zynq v režimu asymetrického multiprocesingu procesorů ARM a MicroBlaze.
    Ekonomické parametry: Ověření funkce akcelerátorů výpočtu v plovoucí řádové čárce na Zynq modulech TE0720-02-2IF, TE0720-02-1CF, TE0720-02-1QF na desce TE0701-05.
    Grant CEP: GA MŠMT(BE) 7H14005
    Klíčová slova: FPGA * floating-point accelerator * asymmetric multiprocessing * ZYNQ Processing System
    Kód oboru RIV: JC - Počítačový hardware a software
    http://sp.utia.cz/index.php?ids=results&id=emc2_amp_on_zynq_trenz_2015_2
    Trvalý link: http://hdl.handle.net/11104/0252656
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.