Počet záznamů: 1
Reducing Power Consumption of an Embedded DSP Platform through the Clock-Gating Technique
- 1.0346745 - ÚTIA 2011 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
Heřmánek, Antonín - Kuneš, Michal - Tichý, Milan
Reducing Power Consumption of an Embedded DSP Platform through the Clock-Gating Technique.
Proceedings of the International Conference on Field Programmable Logic and Applications. Piscataway: IEEE, 2010, s. 336-339. ISBN 978-0-7695-4179-2.
[20th International Conference on Field Programmable Logic and Applications. Milano (IT), 31.08.2010-02.09.2010]
Grant CEP: GA MŠMT 7H09005
Výzkumný záměr: CEZ:AV0Z10750506
Klíčová slova: FPGA * Clock Gating * Digital design * System on Chip * Multicore Embedded System * Power consumption
Kód oboru RIV: JA - Elektronika a optoelektronika, elektrotechnika
http://library.utia.cas.cz/separaty/2010/ZS/kunes-reducing power consumption of an embedded dsp platform through the clock-gating technique.pdf
Trvalý link: http://hdl.handle.net/11104/0187684
Počet záznamů: 1