Počet záznamů: 1
Using logarithmic arithmetic for FPGA implementation of the Givens rotations
- 1.
SYSNO ASEP 0411123 Druh ASEP C - Konferenční příspěvek (mezinárodní konf.) Zařazení RIV D - Článek ve sborníku Název Using logarithmic arithmetic for FPGA implementation of the Givens rotations Tvůrce(i) Schier, Jan (UTIA-B) RID
Kadlec, Jiří (UTIA-B) RIDVyd. údaje Vigo: Universidade de Vigo, 2003 ISBN 84-8158-248-4 Zdroj.dok. Proceedings of the Sixth Baiona Workshop on Signal Processing in Communications / Mosquera C. ; Perez-Gonzales F. Rozsah stran s. 199-204 Poč.str. 6 s. Akce Baiona Workshop on Signal Processing Communications /6./ Datum konání 08.09.2003-10.09.2003 Místo konání Baiona Země ES - Španělsko Typ akce WRD Jazyk dok. eng - angličtina Země vyd. ES - Španělsko Klíč. slova FPGA ; logarithmic arithmetic ; Givens rotations Vědní obor RIV JC - Počítačový hardware a software CEP LN00B096 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy CEZ AV0Z1075907 - UTIA-B Anotace In this paper we describe an implementation of the Given rotations using the High speed logarithmic arithmetic (HSLA) library. This library is used for an efficient implementation of the floating-point arithmetic operation in FPGA (including the square root operation). The library was used to implement Given rotations in the Xilinx XCV2000E. The implementation was realised using some rapid prototyping tools for signal processing applications and for the FPGA design. Pracoviště Ústav teorie informace a automatizace Kontakt Markéta Votavová, votavova@utia.cas.cz, Tel.: 266 052 201.
Počet záznamů: 1