Počet záznamů: 1  

Using logarithmic arithmetic for FPGA implementation of the Givens rotations

  1. 1.
    SYSNO ASEP0411123
    Druh ASEPC - Konferenční příspěvek (mezinárodní konf.)
    Zařazení RIVD - Článek ve sborníku
    NázevUsing logarithmic arithmetic for FPGA implementation of the Givens rotations
    Tvůrce(i) Schier, Jan (UTIA-B) RID
    Kadlec, Jiří (UTIA-B) RID
    Vyd. údajeVigo: Universidade de Vigo, 2003
    ISBN84-8158-248-4
    Zdroj.dok.Proceedings of the Sixth Baiona Workshop on Signal Processing in Communications / Mosquera C. ; Perez-Gonzales F.
    Rozsah strans. 199-204
    Poč.str.6 s.
    AkceBaiona Workshop on Signal Processing Communications /6./
    Datum konání08.09.2003-10.09.2003
    Místo konáníBaiona
    ZeměES - Španělsko
    Typ akceWRD
    Jazyk dok.eng - angličtina
    Země vyd.ES - Španělsko
    Klíč. slovaFPGA ; logarithmic arithmetic ; Givens rotations
    Vědní obor RIVJC - Počítačový hardware a software
    CEPLN00B096 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy
    CEZAV0Z1075907 - UTIA-B
    AnotaceIn this paper we describe an implementation of the Given rotations using the High speed logarithmic arithmetic (HSLA) library. This library is used for an efficient implementation of the floating-point arithmetic operation in FPGA (including the square root operation). The library was used to implement Given rotations in the Xilinx XCV2000E. The implementation was realised using some rapid prototyping tools for signal processing applications and for the FPGA design.
    PracovištěÚstav teorie informace a automatizace
    KontaktMarkéta Votavová, votavova@utia.cas.cz, Tel.: 266 052 201.

Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.