Direct digital frequency synthesizers with the sigma-delta arranxgement in the PLL systems
1.
SYSNO ASEP
0303846
Druh ASEP
C - Konferenční příspěvek (mezinárodní konf.)
Zařazení RIV
D - Článek ve sborníku
Zařazení RIV
M - Uspořádání konference
Název
Direct digital frequency synthesizers with the sigma-delta arranxgement in the PLL systems
Tvůrce(i)
Kroupa, Věnceslav František (URE-Y) Štursa, Jarmil (URE-Y) Čížek, Václav (URE-Y) Švandová, Hana (URE-Y)
Vyd. údaje
Piscataway: IEEE, 2001
ISSN
1075-6787
Zdroj.dok.
Proceedings of the 2001 IEEE International Frequency Control Symposium & PDA Exhibition
Rozsah stran
s. 799-805
Poč.str.
7 s.
Akce
IEEE International Frequency Control Symposium
Druh akce
K - Konference
Datum konání
06.06.2001-08.06.2001
Místo konání
Seattle
Země
US - Spojené státy americké
Typ akce
WRD
Jazyk dok.
eng - angličtina
Země vyd.
US - Spojené státy americké
Klíč. slova
frequency synthesizers ; phase locked loops
Vědní obor RIV
JA - Elektronika a optoelektronika, elektrotechnika
CEP
GA102/00/0958 GA ČR - Grantová agentura ČR
CEZ
AV0Z2067918 - URE-Y
Anotace
Ten years ago DDS-PPL Fractional-N Frequency Synthesizers with additional feedback path circuits, behaving as Sigma-Delta modulator, were introduced. With the assistance of the z-transform and after introduction of several additional circuits with time delays the expected output frequency noise was computed to be proportional to (-z-)3. Since the phase noise is integral of the frequency noise, the slope of the power spectral density of the phase noise has been assumed to be 40 dB/decade. This conclusion was verified with the assistance complicated bench work. Recently these systems find applications in commercial communications.