Počet záznamů: 1  

Toshiba Video Sensor Evaluation Platform for TE0720-03-2IF SoM on TE0701-05 Carrier

  1. 1.
    SYSNO ASEP0460677
    Druh ASEPL - Prototyp, funkční vzorek
    Zařazení RIVG - Technicky realizované výsledky (prototyp, funkční vzorek)
    Poddruh RIVFunkční vzorek
    NázevToshiba Video Sensor Evaluation Platform for TE0720-03-2IF SoM on TE0701-05 Carrier
    Tvůrce(i) Kadlec, Jiří (UTIA-B) RID
    Pohl, Zdeněk (UTIA-B) RID
    Kohout, Lukáš (UTIA-B) RID
    Rok vydání2016
    Int.kódt20i2t1
    Technické parametryDemonstrátor umožňuje zpracovávat video signál z Full HD sensoru Toshiba s rozlišením 1920x1080p60 v obvodu Zynq ZC7020-2I s výstupem na Full HD HDMI monitor.
    Ekonomické parametryVstupem je Full HD barevný video sensor Toshiba. Video signál je zpracováván pomocí HW akcelerátorů. Je prováděna detekce hran v obraze nebo detekce pohybu v reálném čase s rozlišením 1920x1080p60 s výstupem na Full HD monitor.
    Název vlastníkaÚstav teorie informace a automatizace AV ČR, v. v. i.
    IČ vlastníka67985556
    Kat.výsl.dle nákl.A - Vyčerpaná část nákladů <= 5 mil. Kč
    Využ. jiným subjektemP - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
    Požad. na licenč. popl.Z - Poskytovatel licence nepožaduje v některých případech licenční poplatek
    Číselná identifikacehttp://sp.utia.cz/results/t20i2t1/t20i2t1_2015_4_te0720.pdf
    Jazyk dok.eng - angličtina
    Země vlastníkaCZ - Česká republika
    Klíč. slovaFPGA ; Full HD video sensor ; Zynq platform
    Vědní obor RIVJC - Počítačový hardware a software
    CEP7H14004 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy
    AnotaceThis application note describes HW platform performing edge detection and motion detection video processing for Toshiba Full HD colour video sensor with fixed resolution (1920x1080p60). Arm Cortex A9 processor of Xilinx Zynq is performing initialisation and synchronisation of the video processing chain. Program and the FPGA image is downloaded to the board from the Xilinx SDK 2015.4 via USB JTAG to the 1GB DDR3 located on the Zynq system on module. System can be also started directly from the SD card. Arm processor initiates the IP cores in the programmable logic (PL) part of the Zynq. It also initiates the Toshiba video sensor and the video output to the Full HD monitor with fixed 1920x1080p60 resolution.
    PracovištěÚstav teorie informace a automatizace
    KontaktMarkéta Votavová, votavova@utia.cas.cz, Tel.: 266 052 201.
    Rok sběru2017
    Elektronická adresahttp://sp.utia.cz/index.php?ids=results&id=t20i2t1
Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.