Počet záznamů: 1
Pipelined logarithmic 32bit ALU for Celoxica DK1
- 1.
SYSNO ASEP 0410671 Druh ASEP K - Konferenční příspěvek (lokální konf.) Zařazení RIV Záznam nebyl označen do RIV Název Pipelined logarithmic 32bit ALU for Celoxica DK1 Tvůrce(i) Heřmánek, Antonín (UTIA-B)
Kadlec, Jiří (UTIA-B) RID
Matoušek, Rudolf (UTIA-B)
Líčko, Miroslav (UTIA-B)
Pohl, Zdeněk (UTIA-B) RIDVyd. údaje Praha: VŠCHT, 2001 ISBN 80-7080-446-7 Zdroj.dok. Sborník příspěvků 9.ročníku konference MATLAB 2001 / Procházka A. ; Uhlíř J.
s. 72-80Poč.str. 9 s. Akce MATLAB 2001 /9./ Datum konání 11.10.2001 Místo konání Praha Země CZ - Česká republika Typ akce CST Jazyk dok. eng - angličtina Země vyd. CZ - Česká republika Vědní obor RIV JC - Počítačový hardware a software CEZ 1075907 Anotace This paper presents and compares two possible solution for floating point-like HW, based on a 32bit logarithmic ALU. There are described the implementation, parametres nad the basic use of a non-pipelined ALU. Both Virtex FPGA cores are encapsulated in function like API interface compatible with Handel-C 2.1 and the new DK1 tool from Celoxica. Pracoviště Ústav teorie informace a automatizace Kontakt Markéta Votavová, votavova@utia.cas.cz, Tel.: 266 052 201.
Počet záznamů: 1