Počet záznamů: 1  

Pipelined logarithmic 32bit ALU for Celoxica DK1

  1. 1.
    SYSNO ASEP0410671
    Druh ASEPK - Konferenční příspěvek (lokální konf.)
    Zařazení RIVZáznam nebyl označen do RIV
    NázevPipelined logarithmic 32bit ALU for Celoxica DK1
    Tvůrce(i) Heřmánek, Antonín (UTIA-B)
    Kadlec, Jiří (UTIA-B) RID
    Matoušek, Rudolf (UTIA-B)
    Líčko, Miroslav (UTIA-B)
    Pohl, Zdeněk (UTIA-B) RID
    Vyd. údajePraha: VŠCHT, 2001
    ISBN80-7080-446-7
    Zdroj.dok.Sborník příspěvků 9.ročníku konference MATLAB 2001 / Procházka A. ; Uhlíř J.
    s. 72-80
    Poč.str.9 s.
    AkceMATLAB 2001 /9./
    Datum konání11.10.2001
    Místo konáníPraha
    ZeměCZ - Česká republika
    Typ akceCST
    Jazyk dok.eng - angličtina
    Země vyd.CZ - Česká republika
    Vědní obor RIVJC - Počítačový hardware a software
    CEZ1075907
    AnotaceThis paper presents and compares two possible solution for floating point-like HW, based on a 32bit logarithmic ALU. There are described the implementation, parametres nad the basic use of a non-pipelined ALU. Both Virtex FPGA cores are encapsulated in function like API interface compatible with Handel-C 2.1 and the new DK1 tool from Celoxica.
    PracovištěÚstav teorie informace a automatizace
    KontaktMarkéta Votavová, votavova@utia.cas.cz, Tel.: 266 052 201.

Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.