Počet záznamů: 1  

Fault classification for self-checking circuits implemented in FPGA

  1. 1.
    0411313 - UTIA-B 20050041 RIV HU eng C - Konferenční příspěvek (zahraniční konf.)
    Kafka, Leoš - Kubalík, P. - Kubátová, H. - Novák, O.
    Fault classification for self-checking circuits implemented in FPGA.
    [Klasifikace poruch pro samočinně kontrolované obvody.]
    Sopron: University of West Hungary, 2005. ISBN 963-9364-48-7. In: Proceedings of the 8th IEEE Workshop on Design and Diagnostics of Electronics Circuits and Systems. - (Takách, G.; Hlawiczka, A.; Sziray, J.), s. 228-231
    [IEEE Design and Diagnostics of Electronics Circuits and Systems Workshop /8./. Sopron (HU), 13.04.2005-16.04.2005]
    Grant CEP: GA ČR GA102/04/2137
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: concurrent error detection * FPGA * ED codes
    Kód oboru RIV: JC - Počítačový hardware a software

    This work supports the design process of CED circuits implemented in FPGAs. We propose a new fault classification. We can summarize that our classification leads to a more accurate evaluation of the fault coverage, and we can determine whether the tested circuit satisfies the FS and ST properties. We can also evaluate how many considered faults violate the FS and ST property.

    Článek se zabývá novou klasifikací poruch vhodnou pro samočinně kontrolované obvody. Poruchy jsou rozděleny podle jejich vlivu na bezpečnost proti poruchám a samočinnou kontrolu obvodu, a tak, na rozdíl od běžné klasifikace poruch, umožňuje přesněji vyhodnotit vlastnosti obvodu.
    Trvalý link: http://hdl.handle.net/11104/0131396

     
     

Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.