Počet záznamů: 1  

Softwareové fázové závěsy PWM usměrňovače

  1. 1.
    0331530 - ÚT 2010 RIV CZ cze K - Konferenční příspěvek (tuzemská konf.)
    Šimek, Petr - Škramlík, Jiří - Valouch, Viktor
    Softwareové fázové závěsy PWM usměrňovače.
    [Software Phase Lock Loops of PWM Rectifiers.]
    Konference EPVE 09 - Elektrické pohony a výkonová elektronika. Brno: VUT FEKT Brno, 2009, s. 1-5. ISBN 978-80-214-3974-0.
    [Konference Elektrické pohony a výkonová elektronika - EPVE 09. Brno (CZ), 03.11.2009-04.11.2009]
    Grant CEP: GA MPO FT-TA5/123
    Výzkumný záměr: CEZ:AV0Z20570509
    Klíčová slova: software phase lock loop * PWM rectifier * simulation
    Kód oboru RIV: JA - Elektronika a optoelektronika, elektrotechnika

    V příspěvku jsou posuzovány vlastnosti tří technik softwarových fázových závěsů (známých pod jmény DSC-, DDSRF- a FVAVG-PLL) při různých stavech napájecí trojfázové napěťové soustavy. Jako rozhodující kritérium kvality synchronizace se souslednou složkou základní harmonické napětí sítě byl uvažován rozdíl mezi vyhodnocovaným a skutečným úhlem vektoru sousledné složky napětí základní harmonické. Byly uvažovány dvě periody vzorkování Ts=0.05 ms a 0.5 ms a dvě různé hodnoty zesílení korekčního členu typu PL.

    In the paper the properties of three PLL techniques (known under names DSC-, DDSRF- a FVAVG-PLL) for different states of the feeding three-phase voltage system are assessed. As a crucial quality criterion of synchronization to the positive component of the fundamental harmonic voltage the errorbetween an estimated and real angle of the positive component of the fundamental harmonic voltage vector was selected. Two sampling periods Ts=0.05 ms and 0.5 ms as well as two gain values of a PL-type compensator were treated.
    Trvalý link: http://hdl.handle.net/11104/0177023

     
     
Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.