Search results
- 1.0583418 - ÚTIA 2025 RIV CZ eng L - Prototype, f. module
Kohout, Lukáš - Kadlec, Jiří - Pohl, Zdeněk
Support for TE0802-02-2AEV2-A board with Vitis AI 3.0 DPU and VGA display.
Internal code: 3_TE0802-02-2AEV2-A_AI_3_0_VGA ; 2024
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí AMD Vitis 2022.2 AI 3.0 pro kompilaci HW akcelerované aplikace detekce obličejů a dalších 10 AI příkladů pro vývojovou desku TE0802-02-2AEV2-A od firmy Trenz Electronic.
Economic parameters: Vývojové prostředí AMD Vitis 2022.2 AI 3.0 pracuje v OS Ubuntu 20.04. Detekce obličejů je akcelerována jednou optimalizovanou AMD DPU (deep learning unit) provádějící inferenci neuronové sítě, která je implementována v int8 aritmetice s hodinovým kmitočtem 400 MHz. DPU pracuje s bloky BRAM paměti a s distribuovanou pamětí v programovatelné logice. Vstupem je USB kamera. Systém podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet nebo alternativně VGA grafický výstup na monitoru s X11 plochou s HD rozlišením. Součástí systému je www server pro vzdálené ovládání po internetu.
R&D Projects: GA MŠMT(CZ) 9A23008
Keywords : artificial intelligence * object detection * embedded systems * edge computing * Vitis AI 2.0 * AMD-Xilinx * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=3_TE0802-02-2AEV2-A_AI_3_0_VGA
Permanent Link: https://hdl.handle.net/11104/0351538 - 2.0583373 - ÚTIA 2025 RIV CZ eng L - Prototype, f. module
Kohout, Lukáš - Kadlec, Jiří - Pohl, Zdeněk
Support for TE0802-02-1BEV2-A board with Vitis AI 3.0 DPU and VGA display.
Internal code: 2_TE0802-02-1BEV2-A_AI_3_0_VGA ; 2024
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí AMD Vitis 2022.2 AI 3.0 pro kompilaci HW akcelerované aplikace detekce obličejů a dalších 10 AI příkladů pro vývojovou desku TE0802-02-1BEV2-A od firmy Trenz Electronic.
Economic parameters: Vývojové prostředí AMD Vitis 2022.2 AI 3.0 pracuje v OS Ubuntu 20.04. Detekce obličejů je akcelerována jednou optimalizovanou AMD DPU (deep learning unit) provádějící inferenci neuronové sítěi, která je implementována v int8 aritmetice s hodinovým kmitočtem 400 MHz. DPU pracuje s bloky BRAM paměti a s distribuovanou pamětí v programovatelné logice. Vstupem je USB kamera. Systém podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet nebo alternativně VGA grafický výstup na monitoru s X11 plochou s HD rozlišením. Součástí systému je www server pro vzdálené ovládání po internetu.
R&D Projects: GA MŠMT 9A23008
Keywords : artificial intelligence * object detection * embedded systems * edge computing * Vitis AI 2.0 * AMD-Xilinx * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=2_TE0802-02-1BEV2-A_AI_3_0_VGA
Permanent Link: https://hdl.handle.net/11104/0351537 - 3.0571124 - ÚTIA 2024 RIV CZ eng L - Prototype, f. module
Kohout, Lukáš - Pohl, Zdeněk - Kadlec, Jiří
Xilinx Vitis AI facedetect and resnet50 Demo on Trenz Electronic TE0802 02 with ZU2CG and 1 GB LPDD4.
Internal code: te0802_2cg_vitis_ai_resnet50 ; 2023
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí Xilinx Vitis 2021.2.1 AI 2.0 pro kompilaci HW akcelerované aplikace detekce obličejů pro Trenz Electronic vývojovou desku TE0802.
Economic parameters: Vývojové prostředí Xilinx Vitis 2021.2.1 AI 2.0 pracuje v OS Ubuntu 20.04. Detekce obličejů je akcelerována jednou optimalizovanou Xilinx DPU (data processing unit) provádějící inferenci v neuronové síti, která je implementována v int8 aritmetice s hodinovým kmitočtem 400MHz. DPU pracuje s bloky BRAM paměti a s distribuovanou pamětí v programovatelné logice. S připojenou USB kamerou systém zpracuje až 16 FPS. Výkon optimalizované DPU (bez SW předzpracování signálu z USB kamery) je pro tuto aplikaci až 80 FPS. Systém podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet nebo alternativně DisplayPort grafický výstup na monitor s X11 plochou. Dokument obsahuje návod a potřebné soubory pro konfiguraci a překlad neuronové sítě pro optimalizovanou DPU pro aplikaci detekce obličejů.
R&D Projects: GA MŠMT 8A21009
Keywords : artificial intelligence * object detection * embedded systems * edge computing * Vitis AI 2.0 * AMD-Xilinx * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=te0802_2cg_vitis_ai_resnet50
Permanent Link: https://hdl.handle.net/11104/0342451 - 4.0571123 - ÚTIA 2024 RIV CZ eng L - Prototype, f. module
Kohout, Lukáš - Pohl, Zdeněk - Kadlec, Jiří
Xilinx Vitis AI facedetect Demo on Trenz Electronic TE0820 4EV SoM with TE0701 06 Carrier Board and Avnet HDMI In/Out FMC Card.
Internal code: te0820_4ev_vitis_ai_vcu ; 2023
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí Xilinx Vitis 2021.2.1 AI 2.0 pro kompilaci celkem padesáti HW akcelerovaných aplikací AI inference pro rodinu Trenz Electronic modulů s HDMI video vstupem a HDMI video výstupem pomoci FMC modulu Imageon.
Economic parameters: Vývojové prostředí Xilinx Vitis 2021.2.1 AI 2.0 pracuje v OS Ubuntu 20.04. Vyžaduje Xilinx licenci. SW pracuje s knihovnami a drivery OpenCL, OpenCV4, XRT spolu s Vitis AI knihovnou a SW rozhraním VART. Aplikace jsou akcelerovány jednou Xilinx DPU (data processing unit) provádějící inferenci v různých neuronových sítích, které jsou implementovány v int8 aritmetice s hodinovým kmitočtem 400MHz. DPU pracuje s bloky URAM paměti. Systém podporuje s HDMI video vstupem a HDMI video výstupem pomoci FMC modulu Imageon a podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet.
R&D Projects: GA MŠMT 8A21009
Keywords : artificial intelligence * object detection * embedded systems * edge computing * AMD-Xilinx Vitis AI 2.0 * Zynq UltraScale+ * HDMI input * HDMI output
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=te0820_4ev_vitis_ai_vcu
Permanent Link: https://hdl.handle.net/11104/0342452 - 5.0567364 - ÚTIA 2023 RIV CZ eng L - Prototype, f. module
Pohl, Zdeněk - Kohout, Lukáš - Kadlec, Jiří
Xilinx Vitis AI 'facedetect' Demo on Trenz Electronic board TE0808 SoM + TEBF0808 Carrier.
Internal code: facedetect ; 2022
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí Xilinx Vitis 2021.2.1 AI 2.0 pro kompilaci HW akcelerované aplikace detekce obličejů pro rodinu Trenz Electronic modulů TE0808 s obvodem Zynq Ultrascale+ na základové desce TEBF0808.
Economic parameters: Vývojové prostředí Xilinx Vitis 2021.2.1 AI 2.0 pracuje v OS Ubuntu 20.04. Vyžaduje Xilinx licenci. Detekce obličejů je akcelerována jednou Xilinx DPU (data processing unit ), provádějící inferenci v neuronové síti, která je implementována v int8 aritmetice s hodinovým kmitočtem 400MHz. DPU pracuje s bloky URAM paměti. Při vstupu z USB kamery systém zpracuje až 30 FPS. Výkon DPU (bez SW předzpracování signálu z USB kamery) je pro tuto aplikaci až 200 FPS. Systém podporuje DisplayPort grafický výstup na monitor s X11 plochou nebo alternativně podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet.
R&D Projects: GA MŠMT 8A21009
EU Projects: European Commission 8A21009
Keywords : artificial intelligence * object detection * embedded systems * edge computing * Vitis AI 2.0 * AMD-Xilinx * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=facedetect
Permanent Link: https://hdl.handle.net/11104/0339732 - 6.0567359 - ÚTIA 2023 RIV CZ eng L - Prototype, f. module
Pohl, Zdeněk - Kohout, Lukáš - Kadlec, Jiří
All VART Examples from Xilinx Vitis AI 2.0 for Trenz Electronic board TE0808 SoM + TEBF0808 Carrier.
Internal code: VART ; 2022
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí Xilinx Vitis 2021.2.1 AI 2.0 pro kompilaci celkem padesáti HW akcelerovaných aplikací AI inference pro rodinu Trenz Electronic modulů TE0808 s obvodem Zynq Ultrascale+ na základové desce TEBF0808.
Economic parameters: Vývojové prostředí Xilinx Vitis 2021.2.1 AI 2.0 pracuje v OS Ubuntu 20.04. Vyžaduje Xilinx licenci. SW pracuje s knihovnami a drivery OpenCL, OpenCV4, XRT spolu s Vitis AI knihovnou a SW rozhraním VART. Aplikace jsou akcelerovány jednou Xilinx DPU (data processing unit ), provádějící inferenci v různých neuronových sítích, které jsou implementovány v int8 aritmetice s hodinovým kmitočtem 400MHz. DPU pracuje s bloky URAM paměti. Systém podporuje vstup z USB kamery nebo ze souboru a DisplayPort grafický výstup na monitor s X11 plochou nebo alternativně podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet.
R&D Projects: GA MŠMT 8A21009
EU Projects: European Commission 8A21009
Keywords : artificial intelligence * object detection * embedded systems * edge computing * AMD-Xilinx * Vitis AI 2.0 * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=VART
Permanent Link: https://hdl.handle.net/11104/0339733 - 7.0567340 - ÚTIA 2023 RIV CZ eng L - Prototype, f. module
Pohl, Zdeněk - Kohout, Lukáš - Kadlec, Jiří
Testing all Samples from Xilinx Vitis AI Library 2.0 on Trenz Electronic board TE0808 SoM + TEBF0808 Carrier.
Internal code: vitis_ai_library_samples ; 2022
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí Xilinx Vitis 2021.2.1 AI 2.0 pro kompilaci celkem padesáti HW akcelerovaných aplikací AI inference pro rodinu Trenz Electronic modulů TE0808 s obvodem Zynq Ultrascale+ na základové dece TEBF0808.
Economic parameters: Vývojové prostředí Xilinx Vitis 2021.2.1 AI 2.0 pracuje v OS Ubuntu 20.04. Vyžaduje Xilinx licenci. SW pracuje s knihovnami a drivery OpenCL, OpenCV4 a XRT. AI aplikace jsou akcelerovány jednou Xilinx DPU (data processing unit), provádějící inferenci v různých neuronových sítích, které jsou implementovány v int8 aritmetice s hodinovým kmitočtem 400MHz. DPU pracuje s bloky URAM paměti. Systém podporuje vstup z USB kamery nebo ze souboru a DisplayPort grafický výstup na monitor s X11 plochou nebo alternativně podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet.
R&D Projects: GA MŠMT 8A21009
EU Projects: European Commission 8A21009
Keywords : artificial intelligence * object detection * embedded systems * edge computing * Vitis AI 2.0 * AMD-Xilinx * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=vitis_ai_library_samples
Permanent Link: https://hdl.handle.net/11104/0339734 - 8.0567330 - ÚTIA 2023 RIV CZ eng L - Prototype, f. module
Pohl, Zdeněk - Kohout, Lukáš - Kadlec, Jiří
Xilinx Vitis AI ‘facedetect’ and ‘resnet50’ Demo on Trenz Electronic TE0821-01-2cg-4GB SoM + TE0706-3 Carrier.
Internal code: te0821_2cg_vitis_ai ; 2022
Technical parameters: Dokument obsahuje návod a potřebné soubory pro konfiguraci vývojového prostředí Xilinx Vitis 2021.2.1 AI 2.0 pro kompilaci HW akcelerované aplikace detekce obličejů pro Trenz Electronic modul TE0821 s obvodem Zynq Ultrascale+ na základové dece TE0706.
Economic parameters: Vývojové prostředí Xilinx Vitis 2021.2.1 AI 2.0 pracuje v OS Ubuntu 20.04. Detekce obličejů je akcelerována jednou optimalizovanou Xilinx DPU (data processing unit ), provádějící inferenci v neuronové síti, která je implementována v int8 aritmetice s hodinovým kmitočtem 400MHz. DPU pracuje s bloky BRAM paměti a s distribuovanou pamětí v programovatelné logice. S připojenou USB kamerou systém zpracuje až 16 FPS. Výkon optimalizované DPU (bez SW předzpracování signálu z USB kamery) je pro tuto aplikaci až 100 FPS. Systém podporuje X11 zobrazení na PC připojeném přes 1Gb Ethernet. Dokument obsahuje návod a potřebné soubory pro konfiguraci a překlad neuronové sítě pro optimalizovanou DPU pro aplikaci detekce obličejů.
R&D Projects: GA MŠMT 8A21009
EU Projects: European Commission 8A21009
Keywords : artificial intelligence * object detection * embedded systems * edge computing * Vitis AI 2.0 * AMD-Xilinx * Zynq UltraScale+
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=te0821_2cg_vitis_ai
Permanent Link: https://hdl.handle.net/11104/0339735 - 9.0547106 - ÚTIA 2022 RIV CZ eng L - Prototype, f. module
Kadlec, Jiří - Pohl, Zdeněk - Kohout, Lukáš - Likhonina, Raissa
STM32H753 Terminal with Zynq Ultrascale+ Accelerator.
Internal code: TS82fp03x8_TE0706_TERMINAL ; 2021
Technical parameters: Popis, návod pro instalaci, instalační soubory pro Linux terminál. Technické parametry: HW demonstrátor akcelerátoru založeného na desce NUCLEO-STM32H753ZI s mikro-kontrolérem CM7, displejem Adafruit a rozšiřující deskou TE0706 s modulem TE0820 s obvodem Zynq Ultrascale+ ZU03-EG nebo ZU03-CG s prostředím Linux Debian a SW aplikací SciLab. Terminál provádí výpočty v plovoucí řádové čárce na Zynq modulu. HW akcelerace výpočtů může být implementována v programové logice obvodu Zynq.
Economic parameters: HW demonstrátor akcelerátoru založeného na desce NUCLEO-STM32H753ZI s mikro-kontrolérem CM7, displayem Adafruit a rozšiřující deskou TE0706 s modulem TE0820 s obvodem Zynq Ultrascale+ ZU03-EG nebo ZU03-CG s prostředím Linux Debian a SW aplikací SciLab. V doprovodné zprávě je popsán proces konfigurace jádra Linuxu pro práci s akcelerátorem s HW podporou pro přenos dat vygenerovanou v překladači Xilinx SDCoC.
R&D Projects: GA MŠMT 8A18001
Keywords : microcontroller * Xilinx Zynq UltraScale+ * Floating- point HW acceleration
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=2018_2_te0820_fp03x8_2x1_ila_te0706_zu3cg
Permanent Link: http://hdl.handle.net/11104/0323443 - 10.0547105 - ÚTIA 2022 RIV CZ eng L - Prototype, f. module
Kadlec, Jiří - Pohl, Zdeněk - Kohout, Lukáš - Likhonina, Raissa
STM32H753 Terminal with TE0723 03 07S 1C Accelerator HW Data Movers.
Internal code: TS82fp01x8_TE0723_TERMINAL_xc7z07s ; 2021
Technical parameters: Instalační SW balíček dokumentuje a automatizuje instalaci datového propojení mezi procesorem a programovatelnou logikou obvodu Zynq zc07s na desce Trenz Electronic TE0726-O7s-03M s jádrem operačního systému Petalinux 2018.2 a souborovým systémem Debian Stretch.
Economic parameters: Instalační SW balíček slouží ke konfiguraci a kompilaci systému Linux s jádrem operačního systému Petalinux 2018.2 a souborovým systémem Debian Stretch. Systém dovoluje integraci datového propojení mezi procesorem a programovatelnou logikou na stejném obvodu. Zařízení je implementováno na desce Trenz Electronic TE0726-07s-03M s obvodem Zynq zc7z07s, který obsahuje jedno-jádrový procesor ARM A9 a programovatelnou logiku. Generované HW “data movers” autonomně kopírují vektor dat s šířkou AXI-stream sběrnice 32bitů z DDR3 do DDR3 paměti procesoru.
R&D Projects: GA MŠMT 8A18001
Keywords : microcontroller * Xilinx Zynq * STM32H7 * Floating- point HW acceleration
OECD category: Computer hardware and architecture
https://zs.utia.cas.cz/index.php?ids=results&id=7z07s
Permanent Link: http://hdl.handle.net/11104/0323435