Search results
- 1.0339887 - ÚTIA 2010 RIV CZ eng L - Prototype, f. module
Kuneš, Michal - Heřmánek, Antonín - Tichý, Milan
Reducing Power Measurements of UTIA DSP platform by Cloack-Gating Technique, Report on Experimental Results.
Internal code: záznam výsledku experimentu ; 2009
Technical parameters: technicka dokumentace k experimentu
Economic parameters: snížení spotřeby DSP platformy
R&D Projects: GA MŠMT 7H09005
Institutional research plan: CEZ:AV0Z10750506
Keywords : Reducing Power * UTIA DSP platform * Cloack-Gating Technique * FPGA
Subject RIV: BC - Control Systems Theory
Permanent Link: http://hdl.handle.net/11104/0183279 - 2.0090730 - ÚTIA 2008 RIV CZ cze L - Prototype, f. module
Kvasnička, M. - Heřmánek, Antonín - Kuneš, Michal
Akcelerátor výpočetu věrohodnostní funkce pro systémy pasivní radiolokace.
[Accelerator for Cross Ambiguity Function for modern Passive Coherent Locator Systems.]
Internal code: CAF ; 2007
Technical parameters: funkční vzorek
Economic parameters: ověřovací funkční vzorek akceleratoru FPGA
R&D Projects: GA MŠMT(CZ) 1M0567
Institutional research plan: CEZ:AV0Z10750506
Keywords : accelerator FPGA * cross ambiguity function * passive coherent location
Subject RIV: JC - Computer Hardware ; Software
Permanent Link: http://hdl.handle.net/11104/0151521