Search results

  1. 1.
    0090730 - ÚTIA 2008 RIV CZ cze L - Prototype, f. module
    Kvasnička, M. - Heřmánek, Antonín - Kuneš, Michal
    Akcelerátor výpočetu věrohodnostní funkce pro systémy pasivní radiolokace.
    [Accelerator for Cross Ambiguity Function for modern Passive Coherent Locator Systems.]
    Internal code: CAF ; 2007
    Technical parameters: funkční vzorek
    Economic parameters: ověřovací funkční vzorek akceleratoru FPGA
    R&D Projects: GA MŠMT(CZ) 1M0567
    Institutional research plan: CEZ:AV0Z10750506
    Keywords : accelerator FPGA * cross ambiguity function * passive coherent location
    Subject RIV: JC - Computer Hardware ; Software
    Permanent Link: http://hdl.handle.net/11104/0151521
     
     
  2. 2.
    0049968 - ÚTIA 2010 RIV CA eng C - Conference Paper (international conference)
    Heřmánek, Antonín - Kuneš, Michal - Kvasnička, M.
    Comuputation of Long Time Cross Ambiguity function using reconfigurable HW.
    [Výpočet věrohodnostní funkce dlouhých řádů pomocí rekonfigurovatelného HW.]
    Proceedings of the 6th IEEE International Symposium on Signal Processing and Information Technology. Vancouver: IEEE, 2006, s. 1-5. ISBN 978-0-7803-9753-8; ISBN 0-7803-9754-1.
    [IEEE International Symposium on Signal Processing and Information Technology. ISSPIT'06 /6./. Vancouver (CA), 27.08.2006-30.08.2006]
    R&D Projects: GA MŠMT(CZ) 1M0567; GA MO(CZ) ONERA20030001
    Institutional research plan: CEZ:AV0Z10750506
    Keywords : reconfigurable HW * cross ambiguity function * passive coherent location * VLSI * accelerator design
    Subject RIV: JC - Computer Hardware ; Software
    Permanent Link: http://hdl.handle.net/11104/0003803
     
     
  3. 3.
    0030431 - ÚTIA 2010 RIV PL eng C - Conference Paper (international conference)
    Heřmánek, Antonín - Kvasnička, M. - Pelant, M. - Plšek, R.
    Passive coherent location FPGA implementation of the cross ambiguity function.
    [Pasivní koherentní radiolokátor: FPGA implementace věrohodnostní funkce.]
    Proceedings of SPIE: Signal Processing Symposium 2005. Warszawa: SPIE, 2005, s. 1-7. ISBN 0-8194-6211-X.
    [Signal Processing Symposium 2005. Wilga (PL), 03.06.2005-05.06.2005]
    Institutional research plan: CEZ:AV0Z10750506
    Keywords : CAF * FPGA * signal processing * passive coherent location
    Subject RIV: JC - Computer Hardware ; Software
    Permanent Link: http://hdl.handle.net/11104/0120171
     
     
  4. 4.
    0030422 - ÚTIA 2007 RIV CZ cze C - Conference Paper (international conference)
    Heřmánek, Antonín - Kvasnička, M.
    Pasivní koherentní radiolokátor FPGA implementace signálového akcelerátoru.
    [Pasive coherent radiolocator - FPGA implementation of signal accelerator.]
    Sborník 3. mezinárodní konference Aktivní a Pasivní radiotechnické systémy. Brno: UNOB, 2005, s. 1-9.
    [Aktivní a Pasivní radiotechnické systémy. Brno (CZ), 04.05.2005-05.05.2005]
    Institutional research plan: CEZ:AV0Z10750506
    Keywords : CAF * FPGA * signal processing * passive coherent location
    Subject RIV: JC - Computer Hardware ; Software
    Permanent Link: http://hdl.handle.net/11104/0120162
     
     


  This site uses cookies to make them easier to browse. Learn more about how we use cookies.