Number of the records: 1
Performance of the upgraded preprocessor of the ATLAS Level-1 calorimeter trigger
- 1.
SYSNO ASEP 0537666 Druh ASEP J - Článek v odborném periodiku Zařazení RIV J - Článek v odborném periodiku Poddruh J Článek ve WOS Název Performance of the upgraded preprocessor of the ATLAS Level-1 calorimeter trigger Tvůrce(i) Aad, G. (FR)
Abbott, B. (US)
Abbott, D.C. (US)
Chudoba, Jiří (FZU-D) RID, ORCID
Hejbal, Jiří (FZU-D) RID, ORCID
Hladík, Ondřej (FZU-D) ORCID
Jačka, Petr (FZU-D) ORCID
Jakoubek, Tomáš (FZU-D) RID, ORCID
Kepka, Oldřich (FZU-D) RID, ORCID
Kroll, Jiří (FZU-D) ORCID
Kupčo, Alexander (FZU-D) RID, ORCID
Lokajíček, Miloš (FZU-D) RID, ORCID
Lysák, Roman (FZU-D) RID, ORCID
Marčišovský, Michal (FZU-D) RID, ORCID
Mikeštíková, Marcela (FZU-D) RID, ORCID
Němeček, Stanislav (FZU-D) RID, ORCID
Penc, Ondřej (FZU-D) ORCID
Šícho, Petr (FZU-D) RID, ORCID
Staroba, Pavel (FZU-D) RID, ORCID
Svatoš, Michal (FZU-D) RID, ORCID
Taševský, Marek (FZU-D) RID, ORCIDCelkový počet autorů 2897 Číslo článku P11016 Zdroj.dok. Journal of Instrumentation. - : Institute of Physics Publishing - ISSN 1748-0221
Roč. 15, č. 11 (2020), s. 1-48Poč.str. 49 s. Jazyk dok. eng - angličtina Země vyd. GB - Velká Británie Klíč. slova ATLAS ; CERN ; LHC ; calorimeters ; FPGA ; trigger Vědní obor RIV BF - Elementární částice a fyzika vys. energií Obor OECD Particles and field physics CEP LM2018104 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy LTT17018 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy Způsob publikování Open access Institucionální podpora FZU-D - RVO:68378271 UT WOS 000595650800004 EID SCOPUS 85096705928 DOI https://doi.org/10.1088/1748-0221/15/11/P11016 Anotace The PreProcessor of the ATLAS Level-1 Calorimeter Trigger prepares the analogue trigger signals sent from the ATLAS calorimeters by digitising, synchronising, and calibrating them to reconstruct transverse energy deposits, which are then used in further processing to identify event features. During the first long shutdown of the LHC from 2013 to 2014, the central components of the PreProcessor, the Multichip Modules, were replaced by upgraded versions that feature modern ADC and FPGA technology to ensure optimal performance in the high pile-up environment of LHC Run 2. This paper describes the features of the new Multichip Modules along with the improvements to the signal processing achieved.
Pracoviště Fyzikální ústav Kontakt Kristina Potocká, potocka@fzu.cz, Tel.: 220 318 579 Rok sběru 2021 Elektronická adresa http://hdl.handle.net/11104/0315526
Number of the records: 1