Number of the records: 1  

UTIA EdkDSP Demonstrator in Xilinx 3S700AN FPGA with Embedded FLASH and NV RAM

  1. 1.
    0438565 - ÚTIA 2015 RIV CZ eng L - Prototype, f. module
    Kadlec, Jiří
    UTIA EdkDSP Demonstrator in Xilinx 3S700AN FPGA with Embedded FLASH and NV RAM.
    Internal code: Utia_EdkDSP_145_S3AN ; 2014
    Technical parameters: Vnitřní paměť obvodu eFLASH 8 Mbit; spotřeba obvodu 240 mA při napětí 1,2 V; výkon 92 MFLOP pro LMS filter s 250 koeficienty. Ethernet 10/100 Mb, grafika XGA 1024x768p70 Hz, TFTP file server, HTTP server, sada demo příkladů v SW.
    Economic parameters: Obvod s vestavěnou pamětí eFLASH dovoluje inicializaci logiky obvodu a inicializaci NV RAM po zapnutí. Demonstrátor na tomto obvodu ověřuje funkce akcelerátorů výpočtu v plovoucí řádové čárce navržených v prostředí ISE 14.5 na prototypové desce 3S700AN.
    R&D Projects: GA MŠMT(CZ) 7H14006
    Keywords : embedded eFLASH * NV RAM non-volatile memory * programmable device
    Subject RIV: JC - Computer Hardware ; Software
    http://sp.utia.cz/index.php?ids=results&id=Utia_EdkDSP_145_S3AN

    This application note describes designs for Xilinx Spartan3AN FPGA 3S700AN with serial configuration FLASH embedded in the FPGA chip. The note describes use of an UTIA EdkDSP demonstrator package. The document explains how to install and use the demonstrator on Windows7, (32 or 64 bit). Package can be also installed and used without modification on x86 PC with Linux OS or Windows XP (32 or 64 bit).
    Permanent Link: http://hdl.handle.net/11104/0242026

     
     
Number of the records: 1  

  This site uses cookies to make them easier to browse. Learn more about how we use cookies.