Number of the records: 1
DTRiMC tool for TE0820-02-3CG-1E module on TE0701-06 carrier board
- 1.
SYSNO 0543792 Title DTRiMC tool for TE0820-02-3CG-1E module on TE0701-06 carrier board Author(s) Kadlec, Jiří (UTIA-B) [ZS] RID
Pohl, Zdeněk (UTIA-B) [ZS] RID
Kohout, Lukáš (UTIA-B) [ZS] RIDIssue data 2021 Subspecies Functional Specimen Int.Code TS82fp03x8_TE0701_DTRiMC_zu3cg Technical parameters DTRiMC SW balíček automatizuje instalaci systému se základovou deskou Trenz TE0701, s výpočetním modulem TE0820-02-3CG-1E, s jádrem Petalinux 2018.2 operačního systému a souborovým systémem Debian Stretch. Systém je navržen pro HW akceleraci výpočtů v plovoucí řádové čárce s jednoduchou přesností FP32 na dvojici SIMD HW akcelerátorů programovatelných z ARM procesoru pomocí firmware. V případě násobení matic s rozměrem 64x64 je dosaženo výpočetního výkonu 5 GFLOP/s. Paralelně s těmito akcelerovanými výpočty systém podporuje zpracování HDMI video vstupu s rozlišením Full HD 60 FPS, zpracování videa pomocí DSP algoritmů kompilovaných do podoby HW akcelerátorů pomocí Xilinx SDSoC 2018.2 překladače a grafický HDMI výstup zpracovaného videa se stejným rozlišením. Balíček obsahuje HW akcelerovaný algoritmus Sobel filter pro detekci hran v černobílém videu. DTRiMC SW balíček dovoluje konfiguraci pro tyto HW moduly firmy Trenz Electronics (Německo): TE0820-02-02EG-1E, TE0820-02-02EG-1E3, TE0820-02-02CG-1E, TE0820-02-03EG-1E, TE0820-02-03EG-1E3, TE0820-02-03CG-1E, TE0820-02-02EG-1EA, TE0820-02-02EG-1EL, TE0820-02-02CG-1EA, TE0820-02-03EG-1EA, TE0820-02-03EG-1EL, TE0820-02-03CG-1EA, TE0820-02-04CG-1EA, TE0820-03-03CG-1E, TE0820-03-02CG-1EA, TE0820-03-02EG-1EA, TE0820-03-02EG-1EL, TE0820-03-03CG-1EA, TE0820-03-04CG-1EA, TE0820-03-03EG-1EA, TE0820-03-03EG-1EL, TE0820-03-2AI21FA, TE0820-03-2BE21FL, TE0820-03-3AI210A, TE0820-03-3BE21FA, TE0820-03-3BE21FL, TE0820-03-02CG-1ED, TE0820-03-2AE21FA, TE0820-03-2BE21FA, TE0820-03-3AE21FA, TE0820-03-3AI21FA, TE0820-03-4AE21FA, TE0820-03-4DE21FA, TE0820-03-4DI21FA Economic parameters DTRiMC SW balíček slouží ke konfiguraci a kompilaci Linux systému s Petalinux 2018.2 jádrem operačního systému a souborovým systémem Debian Stretch na Zynq Ultrascale+. Systém dovoluje integraci dvou 8xSIMD HW akcelerátorů. Zařízení je implementováno na základové desce Trenz Electronic TE0701 a průmyslovém výpočetním modulu Trenz Electronic TE0820-02-3CG-1E s obvodem Zynq Ultrascale+ xczu3cg-sfvc784-1-e s dvěma jádry procesoru ARM A53. Systém podporuje HDMI video vstup s rozlišením Full HD 60 FPS, zpracování videa pomocí DSP algoritmů nakompilovaných do podoby HW akcelerátorů pomocí Xilinx SDSoC 2018.2 překladače. Systém dále podporuje dva HDMI video výstupy s rozlišením Full HD 60 FPS pro výstup zpracovaného videa a pro zobrazení grafické uživatelské plochy systému Debian. Owner Name Ústav teorie informace a automatizace AV ČR, v. v. i. Internal identification code of the product assigned by its creator, Regulation no., 2018_2_te0820_fp03x8_1x2_ila_DTRiMC_zu3cg Document Type Prototyp, metodika, f.vzorek, aut.software, apl.výzkum-normy, u.vzor Grant 8A18013 GA MŠMT - Ministry of Education, Youth and Sports (MEYS) Language eng Country CZ Keywords System on Chip * Zynq Ultrascale+ * microprocessor * HW accelerated computing * automation * Linux Debian Stretch URL http://sp.utia.cz/index.php?ids=results&id=2018_2_te0820_fp03x8_1x2_ila_DTRiMC_zu3cg Permanent Link http://hdl.handle.net/11104/0320985
Number of the records: 1