Košík

  1. 1.
    0081217 - ÚTIA 2007 RIV CZ cze E - Elektronický dokument
    Kohout, Lukáš
    Částečná dynamická rekonfigurace na FPGA obvodech firmy Xilinx s nástroji ISE a EDK verze 8.2i.
    [Partial Dynamic Reconfiguration in Xilinx FPGA Circuits with ISE 8.2i and EDK 8.2i tools.]
    [program]. - Praha: ÚTIA AV ČR, 2007, 35,3 MB
    Grant CEP: GA MŠMT(CZ) 1M0567
    GRANT EU: European Commission(XE) 027611 - AETHER
    Program: FP6
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * dynamic reconfiguration
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0145162
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.