Košík

  1. 1.
    0040206 - ÚTIA 2007 RIV CZ eng C - Konferenční příspěvek (zahraniční konf.)
    Kafka, Leoš - Novák, O.
    FPGA-based fault simulator.
    [Simulátor chyb založený na programovatelném logickém obvodu.]
    Proceedings of the 2006 IEEE Workshop on Design and Diagnostics of Electronic Circuits adn Systems. Prague: Czech Technical University, 2006 - (Reorda, M.; Novák, O.; Straube, B.), s. 274-278. ISBN 1-4244-0184-4.
    [DDECS 2006. IEEE Design and Diagnostics of Electronic Circuits and Systems. Prague (CZ), 18.04.2006-21.04.2006]
    Grant CEP: GA AV ČR 1QS108040510
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: falut simulation * FPGA * reconfiguartion
    Kód oboru RIV: JC - Počítačový hardware a software
    Trvalý link: http://hdl.handle.net/11104/0134006
     
     

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.