Počet záznamů: 1
The ALICE Central Trigger Processor (CTP) upgrade
- 1.
SYSNO ASEP 0459886 Druh ASEP J - Článek v odborném periodiku Zařazení RIV J - Článek v odborném periodiku Poddruh J Článek ve WOS Název The ALICE Central Trigger Processor (CTP) upgrade Tvůrce(i) Krivda, M. (GB)
Alexandre, D. (GB)
Barnby, L. S. (GB)
Evans, D. (GB)
Johnes, P. G. (GB)
Jusko, A. (GB)
Lietava, R. (GB)
Pospíšil, Jan (UJF-V)
Baillie, O. V. (GB)Celkový počet autorů 9 Zdroj.dok. Journal of Instrumentation. - : Institute of Physics Publishing - ISSN 1748-0221
Roč. 11, MAR (2016), C03051Poč.str. 11 s. Forma vydání Tištěná - P Akce Topical Workshop on Electronics for Particle Physics (TWEPP) Datum konání 28.09.2015 - 02.10.2015 Místo konání Lisbon Země PT - Portugalsko Typ akce WRD Jazyk dok. eng - angličtina Země vyd. GB - Velká Británie Klíč. slova Trigger concepts and systems ; Trigger algorithms ; digital electronics circuits Vědní obor RIV JC - Počítačový hardware a software CEP LG13031 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy Institucionální podpora UJF-V - RVO:61389005 UT WOS 000375746200052 EID SCOPUS 84964345020 DOI 10.1088/1748-0221/11/03/C03051 Anotace The ALICE Central Trigger Processor (CTP) at the CERN LHC has been upgraded for LHC Run 2, to improve the Transition Radiation Detector (TRD) data-taking efficiency and to improve the physics performance of ALICE. There is a new additional CTP interaction record sent using a new second Detector Data Link (DDL), a 2 GB DDR3 memory and an extension of functionality for classes. The CTP switch has been incorporated directly onto the new LM0 board. A design proposal for an ALICE CTP upgrade for LHC Run 3 is also presented. Part of the development is a low latency high bandwidth interface whose purpose is to minimize an overall trigger latency. Pracoviště Ústav jaderné fyziky Kontakt Markéta Sommerová, sommerova@ujf.cas.cz, Tel.: 266 173 228 Rok sběru 2017
Počet záznamů: 1