Počet záznamů: 1  

Software phase lock loops for pulse width modulated rectifiers

  1. 1.
    SYSNO ASEP0342146
    Druh ASEPC - Konferenční příspěvek (mezinárodní konf.)
    Zařazení RIVD - Článek ve sborníku
    NázevSoftware phase lock loops for pulse width modulated rectifiers
    Tvůrce(i) Šimek, Petr (UT-L) RID
    Škramlík, Jiří (UT-L)
    Tlustý, J. (CZ)
    Valouch, Viktor (UT-L) RID
    Pecha, I. (CZ)
    Zdroj.dok.The International Conference on Renevable Energies and Power Quality (ICREPQ´ 10). - Granada : Universidad de Granada, 2010 - ISBN 978-84-613-7543-1
    Rozsah strans. 1-5
    Poč.str.5 s.
    Forma vydáníCD ROM - CD ROM
    AkceThe International Conference on Renevable Energies and Power Quality (ICREPQ´ 10)
    Datum konání23.03.2010-25.03.2010
    Místo konáníGranada
    ZeměES - Španělsko
    Typ akceEUR
    Jazyk dok.eng - angličtina
    Země vyd.ES - Španělsko
    Klíč. slovaphase lock loop ; unsymmetrical voltage system ; PWM rectifier
    Vědní obor RIVJA - Elektronika a optoelektronika, elektrotechnika
    CEPFT-TA5/123 GA MPO - Ministerstvo průmyslu a obchodu
    IAA200760703 GA AV ČR - Akademie věd
    CEZAV0Z20570509 - UE-C, UT-L (2005-2011)
    AnotaceSimulation and experimental results of the use of three SPLL (Software PLL)that differ by the method of the detection of symmetrical grid voltage sequences (positive and negative ones)in case of an unsymmetrical grid voltage system with harmonics and under usual disturbances and parameter changes of the grid are presented.
    PracovištěÚstav termomechaniky
    KontaktMarie Kajprová, kajprova@it.cas.cz, Tel.: 266 053 154 ; Jana Lahovská, jaja@it.cas.cz, Tel.: 266 053 823
    Rok sběru2011
Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.