Počet záznamů: 1
Implementing floating-point DSP
- 1.
SYSNO ASEP 0040181 Druh ASEP J - Článek v odborném periodiku Zařazení RIV J - Článek v odborném periodiku Poddruh J Ostatní články Název Implementing floating-point DSP Překlad názvu Implementace DSP v aritmetice s plovoucí řádovou čárkou Tvůrce(i) Kadlec, Jiří (UTIA-B) RID
Chappel, S. (GB)Zdroj.dok. Embedded Magazine
Roč. 2, č. 3 (2006), s. 12-14Poč.str. 3 s. Jazyk dok. eng - angličtina Země vyd. US - Spojené státy americké Klíč. slova PicoBlaze ; floating point ; FPGA Vědní obor RIV JC - Počítačový hardware a software CEP 1ET400750406 GA AV ČR - Akademie věd 1M0567 GA MŠMT - Ministerstvo školství, mládeže a tělovýchovy CEZ AV0Z10750506 - UTIA-B (2005-2011) Anotace In this article we demonstrate the use of PicoBlazeTM controllers for the assembly of high performance and power efficient floating point DSP pipelines. We decompose floating point algorithm into a sequence of hardware processes using a PicoBlazeTM network to manage the operation sequence. Pracoviště Ústav teorie informace a automatizace Kontakt Markéta Votavová, votavova@utia.cas.cz, Tel.: 266 052 201. Rok sběru 2007
Počet záznamů: 1