Počet záznamů: 1  

Rozbor a implementace dynamické rekonfigurace pro obvody FPGA

  1. 1.
    0411434 - UTIA-B 20050164 CZ cze K - Konferenční příspěvek (tuzemská konf.)
    Honzík, Petr
    Rozbor a implementace dynamické rekonfigurace pro obvody FPGA.
    [Analysis and Implementation of Dynamic Reconfiguration for FPGAs.]
    Praha: ČVUT FEL, 2005. ISBN 80-01-03298-1. In: Počítačové architektury a diagnostika. - (Lórencz, R.; Buček, J.; Zahradnický, T.), s. 55-60
    [Počítačové architektury a diagnostika 2005. PAD 2005. Lázně Sedmihorky (CZ), 21.09.2005-23.09.2005]
    Grant CEP: GA MŠMT 1M0567
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: FPGA * dynamic reconfiguration * platform for FPGA
    Kód oboru RIV: JC - Počítačový hardware a software

    Text popisuje platformu pro dynamickou rekonfiguraci na FPGA obvodech s vestavěným mikroprocesorem. Platforma je rozdělena na HW čast implementovanou v FPGA a na SW část prováděnou v mikroprocesoru. Ten vystupuje jako iniciátor rekonfiguračního procesu. Stará se o předání potřebných dat pro provedení rekonfigurace. HW v FPGA je navrženo jako autonomní obvod provádějící rekonfigurační proces. Konfiguračni bitstreamy a programy pro mikroprocesor jsou uloženy externí paměti připojené k FPGA.

    This paper describes platform for dynamic reconfiguration on an FPGA with embedded microcontroller. The platform is divided to the hardware and software parts. A microcontroller is initiator of the reconfiguration process. A reconfiguration controller drives autonomously the reconfiguration process. The ronfiguration bitstreams and programs are stored in an external memory connected to the FPGA.
    Trvalý link: http://hdl.handle.net/11104/0131515

     
     

Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.