Počet záznamů: 1  

Floating point controller as a picoblaze network on a single spartan 3 FPGA

  1. 1.
    0026139 - ÚTIA 2006 RIV US eng C - Konferenční příspěvek (zahraniční konf.)
    Kadlec, Jiří - Gook, R.
    Floating point controller as a picoblaze network on a single spartan 3 FPGA.
    [adič pro výpočty v pohyblivé řádové čárce pomocí sítě procesorů v FPGA obvodu Spartan3.]
    MAPLD 2005 International Conference Proceeding. Washington: NASA Office of Logic Design, 2005 - (Katz, R.), s. 1-11
    [MAPLD 2005 International Conference. Washington (US), 07.09.2005-09.09.2005]
    Grant CEP: GA MŠMT(CZ) 1M0567; GA AV ČR(CZ) 1ET400750406
    Výzkumný záměr: CEZ:AV0Z10750506
    Klíčová slova: arithmetics * bit-exact modeling precision
    Kód oboru RIV: JC - Počítačový hardware a software

    Embedded control in space and aeronautic applications requires compact, minimal latency, low power solution, with degree of SW/HW reconfigurability. HW redundancy is often required as well. We present flexible single chip architecture, which fulfils these requirements. Paper discrabes effective design methodology enabling bit and cycle accurate HW/SW modeling and debugging, export of bit-exact S-Function models to Matlab/Simulink as well as synthesis to Xilinx FPGAs.

    Vestavné řídící aplikace pro kosmické a letecké aplikace vyžadují kompaktnost, minimální latenci, nízkou spotřebu s určitým stupněm SW/HW rekonfigurace. Redundance HW je též často požadovaná. Prezentujeme architekturu flexibilního řešení v rámci jediného čipu která splňuje tyto požadavky. Příspěvek popisuje metodologii pro efektivní návrh umožňující bit-exact a cycle-exact HW/SW modelování a ladění, export bit-exact modelů pomocí S-funkcí do prostředí Matlab/Simulink.
    Trvalý link: http://hdl.handle.net/11104/0116432

     
     
Počet záznamů: 1  

  Tyto stránky využívají soubory cookies, které usnadňují jejich prohlížení. Další informace o tom jak používáme cookies.